您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. BCH (15, 5)码MATLAB编译码仿真过程

  2. BCH码的原理及BCH (15, 5)码MATLAB编译码仿真过程
  3. 所属分类:嵌入式

    • 发布日期:2010-04-30
    • 文件大小:46080
    • 提供者:anrango
  1. LDPC码在BPSK调制下的通过AWGN 信道下的误比特率与信噪比的关系图仿真

  2. LDPC编译码仿真。程序给出了LDPC码在BPSK调制下的通过AWGN 信道下的误比特率与信噪比的关系图仿真!
  3. 所属分类:嵌入式

    • 发布日期:2010-05-30
    • 文件大小:9216
    • 提供者:xiaowei1096
  1. BPSK高斯白噪声环境编译码仿真

  2. 这是一个AWGN信道下,编译码仿真的C程序。本人已经用它产生数据绘制折线图!包含编码,译码,信道模拟,误码率计算 ……
  3. 所属分类:嵌入式

    • 发布日期:2010-12-03
    • 文件大小:2048
    • 提供者:gxxljj
  1. 基于Verilog对m序列进行汉明码编译码(附仿真)

  2. 用Verilog语言编写的对m序列进行汉明码编译码的程序。具体实现为产生m序列后对其进行(7,4)汉明码编码并加错,然后将其纠错译码并输出,详细过程见仿真。
  3. 所属分类:软件测试

    • 发布日期:2011-04-22
    • 文件大小:308224
    • 提供者:roychou2008
  1. 通信原理课程设计_AMI编译码系统设计

  2. 初始条件: 具备通信课程的理论知识;具备模拟与数字电路基本电路的设计能力;掌握通信电路的设计知识,掌握通信电路的基本调试方法;自选相关电子器件;可以使用实验室仪器调试。 要求完成的主要任务:(包括课程设计工作量及其技术要求,以及说明书撰写等具体要求) 1、完成一个AMI编译码系统的设计,实现对输入信号进行编码以及进行译码输出等功能。 2、完成编译码系统中的各个组成模块的设计,包括输入、编码译码、输出等部分。 3、选择合适的对应编译码芯片进行设计。 4、进行系统仿真,调试并完成符合要求的课程设计
  3. 所属分类:专业指导

    • 发布日期:2011-06-22
    • 文件大小:687104
    • 提供者:CAILIWEI712
  1. 曼彻斯特编译码 verilog仿真实现

  2. 曼彻斯特编译码 verilog 仿真 实现
  3. 所属分类:硬件开发

    • 发布日期:2012-03-18
    • 文件大小:3072
    • 提供者:mengwei113
  1. 卷积码编译码的Matlab仿真及其性能研究

  2. 卷积码编译码的Matlab仿真及其性能研究
  3. 所属分类:专业指导

    • 发布日期:2012-04-06
    • 文件大小:146432
    • 提供者:wriyjs
  1. BCH码编译码误码率性能仿真

  2. 实现BCH码的编译码,可自行设置(n,k,t),分别仿真了在AWGN 信道下qpsk/16qam等调制方式的误码率,采用MAP软解调。
  3. 所属分类:C

    • 发布日期:2012-07-25
    • 文件大小:331776
    • 提供者:dingxuhui1
  1. 通信原理PCM编译码仿真

  2. 通信原理MATLAB PCM编译码仿真,得到语音波形对比
  3. 所属分类:其它

    • 发布日期:2013-01-01
    • 文件大小:2048
    • 提供者:tianjian789
  1. pcm编译码的源代码

  2. 对PCM编译码做出仿真,使读者了解十三折线
  3. 所属分类:专业指导

    • 发布日期:2013-05-24
    • 文件大小:1024
    • 提供者:zjs1019
  1. [7,4]汉明码的编译码仿真

  2. [7,4]汉明码的编译码仿真,systemview
  3. 所属分类:其它

    • 发布日期:2013-09-26
    • 文件大小:70656
    • 提供者:linyisin888
  1. 通信系统课程设计(用VHDL做CMI和HDB3编译码)全 详细

  2. 本资源为CMI和HDB3的编译码在Quartus_2 8.0下的代码,FPGA芯片型号是(Cyclone-EP1C3T144C8)将资源下载后放到D盘根目录下解压即可,其中pn目录下为pn序列模块的产生(含VHDL正确的源代码,详细的注释,波形仿真文件与图还有生成的原理图模块);bm目录下为CMI/HDB3的编码模块(含VHDL正确的源代码,详细的注释,波形仿真文件与图还有生成的原理图模块);ym目录下为CMI/HDB3的译码模块(含VHDL正确的源代码,详细的注释,波形仿真文件与图还有生成的
  3. 所属分类:专业指导

    • 发布日期:2014-01-03
    • 文件大小:6291456
    • 提供者:journey0804
  1. MATLAB实现卷积码编译码

  2. MATLAB实现卷积码编译码。包含viterbi仿真还有一些编码以及译码的基本知识。
  3. 所属分类:3G/移动开发

    • 发布日期:2015-08-06
    • 文件大小:515072
    • 提供者:g327872301
  1. HDB3编译码仿真

  2. HDB3编译码仿真
  3. 所属分类:专业指导

    • 发布日期:2017-06-20
    • 文件大小:2048
    • 提供者:i_wanna_summer
  1. rs码编译码仿真源码

  2. rs码的编译码仿真,已调试通过,可直接运行
  3. 所属分类:其它

    • 发布日期:2013-04-27
    • 文件大小:4096
    • 提供者:u010473803
  1. 卷积码编译码器matlab仿真验证.rar

  2. 213卷积码编译码器matlab验证 文件里面主要有: 213卷积码编译码的基础波形生成文件 213卷积码的性能验证文件——有无卷积码编译码的信道误码率对比;不同码率的信道误码率对比;不同约束长度的信道误码率对比;维特比译码不同约束长度的信道误码率对比 信道验证用的是BPSK调制解调,还有一个BPSK调制解调信道的理论值验证 matlab的使用版本是2017a,因为产生的数据随机,而且验证的信噪比跨度和原始数据都很大,所以要多编译几次才能得到比较理想的曲线,里面我也保存了我觉得比较合格的波形图供
  3. 所属分类:专业指导

    • 发布日期:2020-06-22
    • 文件大小:394240
    • 提供者:xiangziling
  1. 213卷积码编译码器实现例程.rar

  2. 这个是我自己写的例程,调试环境是CCSv8.3 一共有三个工程文件,将文件夹复制到软件的工作文件夹里面就可以正常调试了 程序只做过仿真调试运行,模拟输入方法是读取dat文件到内存,再将内存区域的输出数组导出到dat文件里面。 程序是213卷积码的编译码器设计,三个工程文件夹一个是编码器一个是译码器,最后一个编译码的程序都有,可以整体观察编译码过程的数据变化。
  3. 所属分类:C

    • 发布日期:2020-07-20
    • 文件大小:176128
    • 提供者:xiangziling
  1. 基于FPGA的RS(255,239)编译码器

  2. RS(Reed—Solomon)编码是一种具有较强纠错能力的多进制BCH编码,其既可纠正随机错误,又可纠正突发错误。RS编译码器广泛应用于通信和存储系统,为解决高速存储器中数据可靠性的问题,文中提出了RS编码的实现方法,并对编码进行了时序仿真。仿真结果表明,该译码器可实现良好的纠错功能。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:273408
    • 提供者:weixin_38677260
  1. 基于FPGA的RS(255,239)编译码器设计及实现方法

  2. RS编译码器广泛应用于通信和存储系统,为解决高速存储器中数据可靠性的问题,文中提出了RS编码的实现方法,并对编码进行了时序仿真。仿真结果表明,该译码器可实现良好的纠错功能。
  3. 所属分类:其它

    • 发布日期:2020-08-27
    • 文件大小:399360
    • 提供者:weixin_38628310
  1. 基于FPGA的HDB3码的编译码系统设计说明书.pdf

  2. 课程设计是基于 EP2C5T114C8N 设计的一个完整的 HDB3 码编译码系统,给出了软件设计流程、HDB3 码编译码系统的仿真波形和实物输出波形。该系统除了能编译码外,还具有单双极性转换功能,双单极性变换的作用是使得双极性的 HDB3 码能够进入 FPGA,同时易于做数字逻辑分析。
  3. 所属分类:电信

    • 发布日期:2020-08-24
    • 文件大小:2097152
    • 提供者:qq_34216211
« 12 3 4 5 6 7 8 9 10 »