您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 自适应算术编码的FPGA实现

  2. 摘要: 在简单介绍算术编码和自适应算术编码的基础上, 介绍了利用 FPGA 器件并通过 VHDL 语言描述实现自适应算术编码的过程。整个编码系统在 LTERA 公司的 MAX+plus Ⅱ 软件上进 行了编译仿真,测试结果表明:编码器各个模块的设计在速度和资源利用两方面均达到了较 优的状态,可以满足实时编码的要求。
  3. 所属分类:硬件开发

    • 发布日期:2011-03-01
    • 文件大小:117760
    • 提供者:luno1
  1. 基于FPGA的自适应算术编码研究与实现

  2. 基于FPGA的自适应算术编码研究与实现.pdf -工学硕士论文
  3. 所属分类:嵌入式

    • 发布日期:2018-10-21
    • 文件大小:444416
    • 提供者:yoreyong
  1. 自适应算术编码的FPGA实现

  2. 在简单介绍算术编码和自适应算术编码的基础上,介绍了利用FPGA器件并通过VHDL语言描述实现自适应算术编码的过程。整个编码系统在LTERA公司的MAX+plus Ⅱ软件上进行了编译仿真,测试结果表明:编码器各个模块的设计在速度和资源利用两方面均达到了较优的状态,可以满足实时编码的要求。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:106496
    • 提供者:weixin_38697328
  1. EDA/PLD中的H.264中二进制化编码器的FPGA实现

  2. 1 引言   随着数字电视及视频会议的发展以及应用,H.264由于其更高的压缩比、更好的图像质量和良好的网络适应性而备受关注。   基于上下文的自适应二进制算术编码(CABAC)则作为H.264编码器系统的最后一环,对整个编码性能影响较大。CABAC充分考虑视频流的相关性.能适应信号统计特性的变化,容易达到渐进性能,编码速度较高,但复杂度大,这造成单纯用软件编码难以达到很高的性能,特别是对于高清晰度视频(HDTV)不能实现实时编码,这就需要硬件加速或设计专门的硬件编码电路。   目前,已有
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:130048
    • 提供者:weixin_38551046
  1. EDA/PLD中的自适应算术编码的FPGA实现

  2. 摘要:在简单介绍算术编码和自适应算术编码的基础上,介绍了利用FPGA器件并通过VHDL语言描述实现自适应算术编码的过程。整个编码系统在LTERA公司的MAX+plus Ⅱ软件上进行了编译仿真,测试结果表明:编码器各个模块的设计在速度和资源利用两方面均达到了较优的状态,可以满足实时编码的要求。 关键词:算术编码 自适应 FPGA VHDL 仿真算术编码是一种无失真的编码方法,能有效地压缩信源冗余度,属于熵编码的一种。算术编码的一个重要特点就是可以按分数比特逼信信源熵,突破了Haffman编
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:117760
    • 提供者:weixin_38651273
  1. H.264中二进制化编码器的FPGA实现

  2. 1 引言   随着数字电视及视频会议的发展以及应用,H.264由于其更高的压缩比、更好的图像质量和良好的网络适应性而备受关注。   基于上下文的自适应二进制算术编码(CABAC)则作为H.264编码器系统的一环,对整个编码性能影响较大。CABAC充分考虑视频流的相关性.能适应信号统计特性的变化,容易达到渐进性能,编码速度较高,但复杂度大,这造成单纯用软件编码难以达到很高的性能,特别是对于高清晰度视频(HDTV)不能实现实时编码,这就需要硬件加速或设计专门的硬件编码电路。   目前,已有相应
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:154624
    • 提供者:weixin_38623442