您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. PROE 自顶向下设计和布局

  2. 学习如何在自顶向下设计的环境下使用协调一致的设计技术来开发模型。也将学习如何使用“布局”,布局用于在自顶向下的设计环境中控制组件的设计意图。学习如何创建布局以及如何在布局中使用关系。
  3. 所属分类:专业指导

    • 发布日期:2009-05-05
    • 文件大小:1048576
    • 提供者:leizifox
  1. 基于EDA技术模块化设计的数字秒表

  2. 该数字秒表基于EDA技术模块化设计,利用QuatusII软件进行编译,采用自顶向下的方法设计而成。提供全部源代码及工程文件,为学习QuatusII自顶向下方法的朋友提供参考。
  3. 所属分类:专业指导

    • 发布日期:2009-07-30
    • 文件大小:193536
    • 提供者:tandesir
  1. 基于Desiger6.0的单片机最小系统板设计

  2. 该单片机最小系统板设计基于Desiger6.0,采用母图-子图的自顶向下的方法设计。该资源包含绘制单片机的全部库文件,利用手动布局和手动布线。经工业法制板实践将孔径设置为0.4mm,0.9mm,1.2mm,2.0mm,2.5mm,具体设置可以通过编辑/孔径编辑器完成。焊盘的大小设置也可为实际制作PCB板的朋友提供参考。本文件是本人学习工业法制板的源文件。 因为是自己花费了近一周制作,所以资源分高些。工业法制作双面板已编辑成文档,但由于未发表,不便公开,见谅!
  3. 所属分类:硬件开发

    • 发布日期:2009-07-30
    • 文件大小:358400
    • 提供者:tandesir
  1. 计算机网络课件 自顶向下设计 美国

  2. 中文版计算机网络课件 自顶向下设计 美国 第三版
  3. 所属分类:网络基础

    • 发布日期:2009-12-07
    • 文件大小:1048576
    • 提供者:floating520
  1. pl0自顶向下程序设计

  2. 使用自定向下分析方法 编写递归下降子程序 可生成pl0栈式指令代码 并解释执行
  3. 所属分类:C/C++

    • 发布日期:2010-02-23
    • 文件大小:1048576
    • 提供者:xuxun1234
  1. 用VHDL 自顶向下设计数字密码锁

  2. 摘 要: VHDL 非常适用于可编程逻辑器件的应用设计。尤其在大容量CPLD 和FPGA 的应用设计中,若采用以往的布尔方程或门级描述方式,很难快速有效地完成。VHDL 能提供高级语言结构,方便地描述大型电路,快速地完成设计。它支持设计单元库的创建,以存储设计中重复使用的元件。它是一种标准语言,它的设计描述可被不同的工具所支持,可用不同器件来实现。文中以数字密码锁的设计为实例,从方案的确定,各阶层的划分,VHDL的应用,介绍了VHDL 自顶向下的设计方法。
  3. 所属分类:硬件开发

    • 发布日期:2010-06-15
    • 文件大小:207872
    • 提供者:levid3112
  1. ProE Top-Down 自顶向下设计

  2. ProE Top-Down 自顶向下设计还算是不错的资源,大家看下@!@
  3. 所属分类:专业指导

    • 发布日期:2010-07-03
    • 文件大小:850944
    • 提供者:dlnu05022227
  1. 超大规模集成电路系统设计方法综述.pdf

  2.  全面综述了当前集成电路设计方法的发展,并详细地论述了当前超大规模集成电路系统设计中广泛采用的自顶向下、层次式和嵌入式设计方法。
  3. 所属分类:专业指导

    • 发布日期:2011-04-27
    • 文件大小:80896
    • 提供者:yhshandian
  1. proe自顶向下设计和布局

  2. proe自顶向下设计和布局,不可多得的资料啊
  3. 所属分类:专业指导

    • 发布日期:2011-05-05
    • 文件大小:1048576
    • 提供者:luohaitao
  1. EDA课程设计 数字钟的设计 自顶向下的设计

  2. EDA课程设计 数字钟的设计 自顶向下的设计
  3. 所属分类:电信

    • 发布日期:2011-05-27
    • 文件大小:177152
    • 提供者:xingpao
  1. 自顶向下设计计算机网络答案

  2. 计算机网络课后的答案,自顶向下设计,是学生学习的好伙伴,答案讲解的十分详细。
  3. 所属分类:网络基础

    • 发布日期:2011-05-29
    • 文件大小:1048576
    • 提供者:liumin1991
  1. ( PROE(CREO) Top-Down司机(自顶向下设计)

  2. ( PROE(CREO) Top-Down司机(自顶向下设计)
  3. 所属分类:专业指导

    • 发布日期:2014-11-18
    • 文件大小:7340032
    • 提供者:nasijia110
  1. 自顶向下语法分析器。。。。。。。

  2. 自顶向下语法分析器 自顶向下语法分析器 自顶向下语法分析器
  3. 所属分类:专业指导

    • 发布日期:2008-11-12
    • 文件大小:280576
    • 提供者:shenlongstone
  1. 计算机网络自顶向下

  2. 如果连自顶向下设计计算机网络你都没听过,那么你这门课就是个渣渣,看完这本书,你就不会再是个渣渣了
  3. 所属分类:网络基础

    • 发布日期:2016-06-16
    • 文件大小:34603008
    • 提供者:huxiaokang1234
  1. Verilog自顶向下设计24进制计数器(FPGA)

  2. 使用Verilog自顶向下设计24进制计数器(例子为1Hz,可修改频率),并用数码管动态显示,已在Basys2开发板验证通过。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-25
    • 文件大小:233472
    • 提供者:weixin_39603637
  1. Verilog自顶向下60进制计数(FPGA)

  2. 使用Verilog自顶向下设计60进制计数器(例子为1Hz,可修改频率),并用数码管动态显示,已在Basys2开发板验证通过。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-25
    • 文件大小:231424
    • 提供者:weixin_39603637
  1. MASH21Sigma-Delta调制器的自顶向下设计.pdf

  2. 用于sigma delta设计的设计方法,可以方便的进行sigma delta ADC的设计。利用这个方法加上matlab可以方便的进行设计。
  3. 所属分类:硬件开发

  1. 自顶向下方法在快速定量装车站设计的应用

  2. 针对装车站结构复杂,设计周期长的缺点,提出采用Solidworks软件对装车站进行自顶向下的设计方法。改变传统先零件后装配体的建模方式,采用自顶向下即先装配体后零部件的设计形式,使零部件参考装配体的结构尺寸进行布局和定位,定位和定形尺寸间相互关联,简化了设计参数,以满足装车站的快速设计、出图的要求。
  3. 所属分类:其它

    • 发布日期:2020-07-07
    • 文件大小:299008
    • 提供者:weixin_38734506
  1. C++实现自顶向下的归并排序算法

  2. 本文实例讲述了C++实现自顶向下的归并排序算法。分享给大家供大家参考,具体如下: 一. 算法描述 自顶向下的归并排序:采用分治法进行自顶向下的程序设计方式,分治法的核心思想就是分解、求解、合并。 1. 先将长度为N的无序序列分割平均分割为两段 2. 然后分别对前半段进行归并排序、后半段进行归并排序 3. 最后再将排序好的前半段和后半段归并 过程(2)中进行递归求解,最终下图详细的分解了自顶向下的合并算法的实现过程: 二. 算法实现 /*============================
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:88064
    • 提供者:weixin_38600341
  1. 基于对话的日本学生英语呼叫系统中音素集设计的自顶向下方法

  2. 基于对话的日本学生英语呼叫系统中音素集设计的自顶向下方法
  3. 所属分类:其它

    • 发布日期:2021-03-17
    • 文件大小:1048576
    • 提供者:weixin_38632046
« 12 3 4 5 6 7 8 9 10 ... 21 »