您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog HDL硬件描述语言.rar

  2. www.bestlinux.cn西安万达嵌入式 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15
  3. 所属分类:C++

    • 发布日期:2009-05-06
    • 文件大小:4194304
    • 提供者:qiang215510171
  1. 自主虚拟人智能驾驶行为模型的研究和实现.pdf

  2. 描述了自主虚拟人的分层驾驶行为及对虚拟世界的感知.在对自主虚拟人的驾驶行为进行研究的基础上 ,结合导向行为与专家经验 ,建立了基于产生式规则的智能行为模型 ,并给出了规则的具体实现.通过虚拟现实技术对该智能模型进行了验证 ,证明了其可行性.
  3. 所属分类:嵌入式

    • 发布日期:2009-09-07
    • 文件大小:151552
    • 提供者:ainstudy
  1. Verilog HDL硬件描述语言.rar

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-09-15
    • 文件大小:3145728
    • 提供者:wsedwsed
  1. 1位全加器vhdl的全方式描述

  2. vhdl 一位全加器 行为描述 数据流描述 结构描述
  3. 所属分类:专业指导

    • 发布日期:2009-10-28
    • 文件大小:1024
    • 提供者:wxz87
  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4194304
    • 提供者:yanlihui13579
  1. 【艾略特波浪理论-市场行为的关键(修订版)】.doc

  2. 波浪理论认为,每一个市场决定不仅产生于意味深长的信息,同时也产生意味深长的信息。每一笔交易在即刻成为一种结果的同时进入市场组织,并通过向各个投资者传播交易数据,加入到其他投资者行为的原因链中。这种反馈循环受制于人的社会本性,而且既然人有这样一种本性,那么这个过程就产生了各种形态。因为各种形态有重复性,所以它们有预测价值。 有时,市场明显会对各种外部环境和外部事件做出反应,但在另一些时候它会对大多数人认为构成原因的各种条件无动于衷。其原因在于,市场有其自身的规律。它不会被某人在日常生活经验中习惯
  3. 所属分类:专业指导

    • 发布日期:2010-03-18
    • 文件大小:1048576
    • 提供者:zhj_crh
  1. VHDL硬件描述语言及其应用

  2. 主要描述了VHDL语言的基本概念,语法规则,还描述了综合的初步概念和综合工具
  3. 所属分类:专业指导

    • 发布日期:2010-04-05
    • 文件大小:1048576
    • 提供者:wangfangfanzw
  1. VerilogHDL硬件描述语言

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:C++

    • 发布日期:2010-04-14
    • 文件大小:4194304
    • 提供者:yangxujunboy
  1. VERILOG HDL硬件描述语言

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `defin
  3. 所属分类:专业指导

    • 发布日期:2011-12-15
    • 文件大小:4194304
    • 提供者:boychenxingxing
  1. 硬件描述语言四位全加器

  2. 这是硬件描述语言四位全加器的实验报告 用了行为描述方式,已在电脑上验证,可放心使用
  3. 所属分类:电信

    • 发布日期:2013-04-11
    • 文件大小:820
    • 提供者:zhangmin19921
  1. Verilog HDL 硬件描述语言(实用版)

  2. Verilog HDL 硬件描述语言 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编
  3. 所属分类:硬件开发

    • 发布日期:2013-07-02
    • 文件大小:4194304
    • 提供者:shappy97
  1. 硬件描述语言(英文简称: HDL )

  2. 硬件描述语言(英文: Hardware Descr iption Language ,简称: HDL )是电子系统硬件行为描述、结构描述、数据流描述的语言。利用这种语言,数字电路系统的设计可以从顶层到底层(从抽象到具体)逐层描述自己的设计思想,用一系列分层次的模块来表示极其复杂的数字系统。然后,利用电子设计自动化( EDA )工具,逐层进行仿真验证,再把其中需要变为实际电路的模块组合,经过自动综合工具转换到门级电路网表。接下去,再用专用集成电路 ASIC 或现场可编程门阵列 FPGA 自动布局
  3. 所属分类:讲义

    • 发布日期:2018-10-06
    • 文件大小:9437184
    • 提供者:qq_43343940
  1. 2基于扩展WSDL行为描述的Web服务组合.pdf

  2. 互联网上存在丰富的Web服务以及自动服务组合方法,但这些自动组合方法(如经典的Roman模型)均要求服务暴露其行为,以此作为服务是否可自动合成的先决条件。现有的Web服务描述文档(如W3C的WSDL标准)缺乏对服务行为的有效描述,使得这些自动化服务组合方法在实际中不可行。针对该问题,提出一种在WSDL中扩展服务行为描述的服务接口方案,基于GMF实现服务行为编辑器,帮助用户在WSDL中协同添加或编辑服务行为,并利用Axis2开源框架开发客户端生成器,根据WSDL中的服务行为反向自动生成具有服务行
  3. 所属分类:其它

    • 发布日期:2019-08-25
    • 文件大小:430080
    • 提供者:ancientear
  1. 行为分析算法综述.pdf

  2. 一篇论文,行为分析算法综述,行为描述,行为识别,状态空间算法,模板匹配算法,基于行为描述和行为识别这两个基本问题,综述了目前行为分析主要研究算法,并比较了各类算法的优缺点
  3. 所属分类:机器学习

    • 发布日期:2020-03-02
    • 文件大小:748544
    • 提供者:weixin_40533606
  1. 硬件描述语言(HDL)简单介绍

  2. 硬件描述语言(英文: Hardware Descr iption Language ,简称: HDL )是电子系统硬件行为描述、结构描述、数据流描述的语言。利用这种语言,数字电路系统的设计可以从顶层到底层(从抽象到具体)逐层描述自己的设计思想,用一系列分层次的模块来表示极其复杂的数字系统。
  3. 所属分类:Microsoft

    • 发布日期:2020-09-20
    • 文件大小:9437184
    • 提供者:weixin_45843731
  1. 面向特殊人群行为识别的主动学习与预测方法

  2. 老人等特殊人群的智能护理是人体行为识别研究的新方向。现有行为识别方法在学习样本时需要人工标记的样本数量多,在面向特殊人群行为识别应用时存在工作量大、识别率低的问题。为此,提出一种主动学习与预测方法,依据信息熵和互信息量构建目标函数,主动学习行为样本集,自动生成需要人工标记的样本子集。同时,以无向图模型作为行为描述子,依据信任传播方法进行类标签预测。实验结果表明,该方法需要人工标记的样本数量少,而且对特殊人群行为识别的识别率高。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:449536
    • 提供者:weixin_38609720
  1. Verilog HDL 行为建模

  2. 在3.3.3节中,我们已经对行为描述方式有个概念,这里对行为建模进一步的描述,并通过一个系统设计频率计数器加以巩固。 7.1 简介行为建模方式是通过对设计的行为的描述来实现对设计建模,一般是指用过程赋值语句(initial 语句和always 语句)来设计的称为行为建模。   
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:21504
    • 提供者:weixin_38524871
  1. EDA/PLD中的Verilog HDL行为描述方式

  2. 设计的行为功能使用下述过程语句结构描述:  1) initial语句:此语句只执行一次。  2) always语句:此语句总是循环执行, 或者说此语句重复执行。  只有寄存器类型数据能够在这两种语句中被赋值。寄存器类型数据在被赋新值前保持原有值不变。所有的初始化语句和always语句在0时刻并发执行。  下例为always语句对1位全加器电路建模的示例。module FA_Seq (A, B, Cin, Sum, Cout);input A, B, Cin;output Sum, Cout;re
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:47104
    • 提供者:weixin_38746926
  1. 通信与网络中的一种精确的锁相环IP模块行为级建模

  2. 1 引言 随着SOC时代的到来,无论是芯片的复杂度还是规模都给集成电路设计者带来了巨大的挑战,而更大的困难却在于他们如何能够快速、精确地将各个IP应用到自己的设计当中。而正是由于各种IP、模块的大量应用,对设计中所需的IP、模块进行仿真、验证并能快速地将各个模块整合在一起,关键在于:SOC不仅包含大规模的数字模块、而且包含同样至关重要的模拟IP,数字模块可以通过硬件描述语言Verilog或VHDL来进行行为描述,而模拟IP如若仍沿用晶体管级的仿真策略,就会成为整个SOC的仿真、验证的瓶颈。
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:84992
    • 提供者:weixin_38652196
  1. 智能测试自动化——基于应用程序行为的模型驱动测试方法

  2. 应用程序行为智能测试自动化——基于应用程序行为的模型驱动测试方法软件测试【摘要】如何提高测试的效率,如何让测试人员在测试过程中不会感到单调乏味,是我们一直在思考的问题。本文通过一个虚构的故事,提出了一种根据应用程序的行为描述来生成测试的模型  智能测试自动化——基于应用程序行为的模型驱动测试方法 软件测试  【摘要】如何提高测试的效率,如何让测试人员在测试过程中不会感到单调乏味,是我们一直在思考的问题。本文通过一个虚构的故事,提出了一种根据应用程序的行为描述来生成测试的模型驱动方法,并同手动测试
  3. 所属分类:其它

    • 发布日期:2021-03-23
    • 文件大小:55296
    • 提供者:weixin_38551376
« 12 3 4 5 6 7 8 9 10 ... 50 »