点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 规则检查
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
C语言规则检查工具C Checker
C语言规则检查工具C Checker C语言规则检查工具C Checker C语言规则检查工具C Checker
所属分类:
C
发布日期:2010-06-09
文件大小:1048576
提供者:
wj2
QAC代码检查的方案
QA C/C++/Java分别是针对三种源代码语言的代码规则检查和静态分析工具,用于鉴别C/C++/Java语言使用过程中出现的问题,这些问题包括语言中比较危险、过于复杂、不可移植、难于维护的特性,或者是编码不符合特定的规则。而这些问题是不能靠编译器或开发工具识别的。
所属分类:
C
发布日期:2010-06-10
文件大小:332800
提供者:
justinliyh
makefile详细规则
Linux环境下的程序员如果不会使用GNU make来构建和管理自己的工程,应该不能算是一个合格的专业程序员,至少不能称得上是Linux程序员。在Linux环境下使用GNU 的make工具能够比较容易的构建一个属于你自己的工程,整个工程的编译只需要一个命令就可以完成编译、连接以至于最后的执行。不过这需要我们投入一些时间去完成一个或者多个称之为Makefile文件的编写。此文件正是make正常工作的基础。 所要完成的Makefile文件描述了整个工程的编译、连接等规则。其中包括:工程中的哪些源文
所属分类:
其它
发布日期:2011-11-23
文件大小:1048576
提供者:
waterandwoods
PCB图的设计规则检查
PCB图的设计规则检查,设计规则的设置,设计规则检查
所属分类:
嵌入式
发布日期:2012-05-28
文件大小:955392
提供者:
ldseraph
源代码校验规则检查
开发规范,代码规划检查模板,开发规范,代码规划检查模板
所属分类:
网络安全
发布日期:2018-07-11
文件大小:76800
提供者:
qq_34968915
AD电气规则检查步骤
本文主要讲了AD电气规则检查步骤,下面一起来学习一下
所属分类:
其它
发布日期:2020-07-16
文件大小:31744
提供者:
weixin_38720402
编写PCB设计规则检查器的技巧
本文阐述了一种编写PCB设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数设计人员都能轻松掌握DRC工具。
所属分类:
其它
发布日期:2020-07-25
文件大小:76800
提供者:
weixin_38628362
PCB布线设计规则检查
PCB板布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合PCB板生产工艺的需求,一般检查有如下几个方面
所属分类:
其它
发布日期:2020-07-31
文件大小:35840
提供者:
weixin_38553791
PCB设计,如何对线间距3W规则进行规则检查?
为了尽量减小单板设计的串扰问题,PCB设计完成之后一般要对线间距3W规则进行规则检查。一般的处理方法是直接设置线与线的间距规则,但是这种方法的一个弊端是差分线间距(间距设置大小不满足3W规则的设置)也会DRC报错,产生很多DRC,难以分辨,如图12-23所示。 图12-23 DRC 如何解决这个问题呢?可以利用Altium Designer的规则编辑功能,对差分线进行过滤。 (1)按快捷键“DR”,进入PCB规则及约束编辑器,新建一个间距规则,并把优先级设置到位。 (2)如图12-2
所属分类:
其它
发布日期:2020-08-17
文件大小:121856
提供者:
weixin_38538585
Altium Designer 集设计规则检查(DRC)
设计规则检查 (DRC) 是一项强大的自动功能,它可以检查设计逻辑和物理的完整性。检查是针对任何或所有启用的设计规则,并且可以在您设计时在线检查,并/或以批量的方式检查,这样结果会列在 消息 面板中,并生成一个报告文件。
所属分类:
其它
发布日期:2020-08-15
文件大小:261120
提供者:
weixin_38537689
PCB技术中的编写PCB设计规则检查器技巧
本文阐述了一种编写PCB设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数设计人员都能轻松掌握DRC工具。 编写属于自己PCB设计规则检查器具有很多优点,尽管设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言设计人员完全能够设计检查器,这项工作好处是不可估量。 然而,市场销售通用工具通常不具备足够灵活性以满足特定设计需要。因
所属分类:
其它
发布日期:2020-11-11
文件大小:78848
提供者:
weixin_38680957
PCB技术中的PCB设计规则检查器编写技巧
本文简单阐述一种编写PCB设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反PCB设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数PCB设计人员都能轻松掌握DRC工具。 编写属于自己PCB设计规则检查器具有很多优点,尽管PCB设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言PCB设计人员完全能够PCB设计检查器,这项工作好处是不可估量。 然而,市场销售通用工具通常不具备
所属分类:
其它
发布日期:2020-11-06
文件大小:78848
提供者:
weixin_38632006
版图设计及其验证--ERC(电学规则检查)
ERC文件一般存放在 ./data/runsets 目录下,ERC的主要功能就是查出有无器件悬空,或者短接的错误。 做ERC的方法如下: (1) 写gds 在icfb窗口点击File->Export->Stream,即弹出Stream Out窗口(各项设置参照插图)。 (2)打开runsets目录下的ERC文件,在INDISK项中输入gds文件所在目录,在PRIMARY项中输入需要检查的文件名,然后存盘退出(:wq) 。 点击右上方Option
所属分类:
其它
发布日期:2020-12-09
文件大小:35840
提供者:
weixin_38714509
lor-deck-checker:一个简单的程序包,用于根据比赛规则检查轮盘-源码
lor-deck-checker 根据比赛规则检查卡车甲板。 该软件包旨在用于lor deck checker Web应用程序(TBD)。 甲板检查器 规则 描述 单身人士* 卡锁 每个卡座必须具有彼此不同的卡 待定 收藏锁 卡组中的卡数最多为3(三) 不适用 区域锁 每个甲板必须具有彼此不同的区域 待定 防暴锁 每个套牌必须有不同的冠军和彼此不同的区域组合。 另外,最多只能有一个甲板而没有冠军 待定 *用于单人套牌的可选支票(一张卡的数量最多为1(一)。 这些规则基于卡座检查器工具。
所属分类:
其它
发布日期:2021-03-07
文件大小:24576
提供者:
weixin_42143806
auto-rule-transform:自动规则转换,用于自动规则检查-源码
自动规则转换 自动规则转换:用于自动规则检查的自动规则转换。 资料资讯 在data / xiaofang / _all.json中,它包含所有带有此研究中开发的标签的句子。 在src / logs / ,它以基于文本的格式显示这些句子的解析结果。 设置和用法 克隆或下载仓库git clone https://github.com/Zhou-Yucheng/auto-rule-transform.git cd auto-rule-transform 安装要求pip install -r requ
所属分类:
其它
发布日期:2021-03-05
文件大小:501760
提供者:
weixin_42114645
编码标准:根据CLI中的Nette编码标准规则检查并修复您的代码-源码
使用Nette编码标准检查并修复您的代码 这是在下结合使用的和修复程序集,可以根据中的检查并修复您PHP代码。 涵盖哪些规则? 该软件包涵盖了部分,而不是全部。 当您打开目录时,此编码标准将检查您将看到的所有文件。 与您知道的Nette代码相比,该代码看起来可能无效,但这仅仅是因为此工具尚未检查它。 您可以在文件中找到所有通用规则。 安装与使用 本地设置 安装到名为nette-coding-standard全局文件夹中: composer create-project nette/co
所属分类:
其它
发布日期:2021-03-04
文件大小:41984
提供者:
weixin_42154650
tppt:解析规则检查器-源码
Pink Parse Tool-视觉解析规则检查器 输入您的输入。 输入您的规则。 键入时,它将检查它是否通过或失败。 清除该字段将重置一些内容:) 切换以解析块值。 如果您信任我,可以在bin中使用Linux和Windows二进制文件。
所属分类:
其它
发布日期:2021-02-28
文件大小:1042432
提供者:
weixin_42131633
编写PCB设计规则检查器技巧
本文阐述了一种编写pcb设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数设计人员都能轻松掌握DRC工具。 编写属于自己PCB设计规则检查器具有很多优点,尽管设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言设计人员完够设计检查器,这项工作好处是不可估量。 然而,市场销售通用工具通常不具备足够灵活性以满足特定设计需要。因此,
所属分类:
其它
发布日期:2021-01-19
文件大小:77824
提供者:
weixin_38675777
PCB设计规则检查器编写技巧
本文简单阐述一种编写pcb设计规则检查器(DRC)系统方法。利用电路图生成工具得到PCB设计后,即可运行DRC以找到任何违反PCB设计规则故障。这些操作必须在后续处理开始之前完成,而且开发电路图生成工具开发商必须提供大多数PCB设计人员都能轻松掌握DRC工具。 编写属于自己PCB设计规则检查器具有很多优点,尽管PCB设计检查器并不那么简单,但也并非高不可攀,因为任何熟悉现有编程或脚本语言PCB设计人员完够PCB设计检查器,这项工作好处是不可估量。 然而,市场销售通用工具通常不具备足够
所属分类:
其它
发布日期:2021-01-19
文件大小:77824
提供者:
weixin_38508497
PCB设计,如何对线间距3W规则进行规则检查?
为了尽量减小单板设计的串扰问题,PCB设计完成之后一般要对线间距3W规则进行规则检查。一般的处理方法是直接设置线与线的间距规则,但是这种方法的一个弊端是差分线间距(间距设置大小不满足3W规则的设置)也会DRC报错,产生很多DRC,难以分辨,如图12-23所示。 图12-23 DRC 如何解决这个问题呢?可以利用Altium Designer的规则编辑功能,对差分线进行过滤。 (1)按快捷键“DR”,进入PCB规则及约束编辑器,新建一个间距规则,并把优先级设置到位。 (2)如图12-24所
所属分类:
其它
发布日期:2021-01-19
文件大小:121856
提供者:
weixin_38682076
«
1
2
3
4
5
6
7
8
9
10
...
50
»