您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 解析高速ADC和DAC与FPGA的配合使用

  2. 许多数字处理系统都会使用FPGA,原因是FPGA有大量的专用DSP以及block RAM资源,可以用于实现并行和流水线算法。因此,通常情况下,FPGA都要和高性能的ADC和DAC进行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 GspsADC和EV12DS130A内建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:223232
    • 提供者:weixin_38651661
  1. EDA/PLD中的解析高速ADC和DAC与FPGA的配合使用

  2. 许多数字处理系统都会使用FPGA,原因是FPGA有大量的专用DSP以及block RAM资源,可以用于实现并行和流水线算法。因此,通常情况下,FPGA都要和高性能的ADC和DAC进行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 Gsps ADC和EV12DS130A内建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。 通常情况下,这些转换器的采样率都达到了GHz的级别。对工程师团队来说,除了混合信号电路板布局之外,理解和使用这些高性能的设备也是一个挑战。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:219136
    • 提供者:weixin_38748875
  1. 解析高速ADC和DAC与FPGA的配合使用

  2. 许多数字处理系统都会使用FPGA,原因是FPGA有大量的专用DSP以及block RAM资源,可以用于实现并行和流水线算法。因此,通常情况下,FPGA都要和高性能的ADC和DAC进行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 Gsps ADC和EV12DS130A内建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。 通常情况下,这些转换器的采样率都达到了GHz的级别。对工程师团队来说,除了混合信号电路板布局之外,理解和使用这些高性能的设备也是一个挑战。
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:208896
    • 提供者:weixin_38704922