您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于EDA技术的数字频率计设计

  2. 本文详细阐述了利用VHDL硬件描述语言设计,并在EDA工具的帮助下,用CPLD实现数字频率计的设计方法和实现步骤。其最大显示量程为10MHz,且具有实现自动量程切换功能,显示采用动态扫描方式。除放大整形电路和数码管显示外,其他模块在一块CPLD芯片上,与其他方法做成的频率计相比,具有体积小,可靠性高,灵活性强等特点。
  3. 所属分类:嵌入式

    • 发布日期:2009-10-31
    • 文件大小:1048576
    • 提供者:pqopqo
  1. 基于AT89C52数字频率计设计

  2. 关于基于AT89C52的数字频率设计的课程设计,其中硬件电路,软件设计(采用C语言编程)都有详细的介绍。希望为做相关课程设计的人士提供帮助...........
  3. 所属分类:C

    • 发布日期:2010-01-10
    • 文件大小:229376
    • 提供者:kevinyao1985
  1. 数字频率计的设计,详细报告

  2. 数字频率计的设计,详细设计报告,原理,很好的东西。对于硬件设计有很大帮助
  3. 所属分类:专业指导

    • 发布日期:2010-01-15
    • 文件大小:353280
    • 提供者:wankaifang
  1. 基于FPGA的数字频率计设计

  2. 数字频率计的设计,本文主要讲述了如何实现数字频率计采用EDA技术用VHDL编程实现,包括源代码和实验结果截图,很详细
  3. 所属分类:硬件开发

  1. 基于51单片机的数字频率计设计

  2. 基于51单片机的数字频率计设计 有详细的设计方案 系统功能 模块设计 源代码!!
  3. 所属分类:硬件开发

    • 发布日期:2010-06-23
    • 文件大小:154624
    • 提供者:kukuu8
  1. 数电课程设计数字频率计的制作

  2. 数电课程设计数字频率计的制作,详细的介绍了数字频率计的制作方法和原理
  3. 所属分类:专业指导

    • 发布日期:2010-07-27
    • 文件大小:553984
    • 提供者:huzhongtang
  1. 等精度数字频率计几种设计方案的实验研究

  2. 研究了采用不同器件、不同设计方法实现等精度频率计的5 种设计方案。依据等精度频率测量原理,分别针对51 单 片机、C8051F 单片机、FPGA 与单片机、FPGA 及SOPC 几种系统的等精度频率计设计方法、特点进行了详细的分析和实验 教学研究。以及在此基础上扩展实现周期测量、占空比测量、脉宽测量功能的方法。意在引导学生拓展思路,使等精度数 字频率计设计的实验教学实施具有启发性、开放性、探索性等特点。
  3. 所属分类:C/C++

    • 发布日期:2011-04-17
    • 文件大小:345088
    • 提供者:daisy_girl
  1. 简易数字频率计的设计

  2. 一个简易的频率测定仪的设定与详细的原理图。
  3. 所属分类:数据库

    • 发布日期:2011-05-07
    • 文件大小:1048576
    • 提供者:xuetuyic
  1. 电子技术课程设计_数字频率计

  2. 电子技术课程设计_数字频率计,详细介绍了频率计的制作方法,欢迎大家下载!
  3. 所属分类:专业指导

    • 发布日期:2011-07-27
    • 文件大小:2097152
    • 提供者:shiying360
  1. 多档位数字频率计设计报告

  2. 本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良
  3. 所属分类:嵌入式

    • 发布日期:2012-04-23
    • 文件大小:474112
    • 提供者:nainiu21961123
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1048576
    • 提供者:liupingtoday
  1. 基于单片机的数字频率计的设计

  2. 基于单片机的数字频率计的设计,内容全面,说明详细。
  3. 所属分类:软件测试

    • 发布日期:2014-05-02
    • 文件大小:778240
    • 提供者:fengchecaihong1
  1. 数字频率计设计

  2. 关于数字频率计的设计开发流程,详细介绍了所用工具,各模块电路配图
  3. 所属分类:硬件开发

    • 发布日期:2014-09-23
    • 文件大小:643072
    • 提供者:u011610132
  1. 基于 VHDL 语言设计数字频率计

  2. 基于 VHDL 语言设计数字频率计 较详细的讲述用VHDL语言设计数字频率计的过程,对初学者很有用!!!!!!!!!!!!!!!1
  3. 所属分类:专业指导

    • 发布日期:2009-02-27
    • 文件大小:481280
    • 提供者:yxj8582995
  1. 简易数字频率计的设计——通信原理课设

  2. 该文档详细介绍了数字频率计的设计要求,测量原理,系统地描述了系统方案以及硬件分析,随后分析了电路的工作原理。并对电路的软件设计部分也做了详细的阐述。适合本科生进行参考。
  3. 所属分类:其它

    • 发布日期:2018-04-21
    • 文件大小:6291456
    • 提供者:weixin_38039993
  1. 数字频率计电路的设计

  2. 数字频率计原理图以及详细的描述,还有很多原理的解释
  3. 所属分类:专业指导

    • 发布日期:2010-12-22
    • 文件大小:385024
    • 提供者:xuzhi199
  1. 详细的数字频率计设计

  2. 数字频率计设计 有c程序和电路图 是一个比较好的资源 希望大家好好珍惜
  3. 所属分类:C

    • 发布日期:2010-06-24
    • 文件大小:434176
    • 提供者:zhiyoushiwo
  1. 基于FPGA数字频率计的设计及应用.doc

  2. 基于FPGA数字频率计的设计与实现,有完整的仿真结果实验,板子介绍,功能介绍,功能实现等等。使用Verilog语言,对各项技术也有详细的介绍
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:1048576
    • 提供者:qq_35083926
  1. 数字频率计设计方案 原理介绍 mutlsim仿真

  2. 具体的实验指导书,原理讲解很详细 对应模型文件在我的上传里也有 设计一个数显频率计。要求如下: 1. 测量频率采用 4 位 LED 数字码管显示。 2. 频率测量范围 1Hz~1MHz。 3. 分辨率: 1Hz。 4. 输入信号波形:正弦波、方波、三角波。 5. 输入信号幅度: 0.5~5V。 6. 量程选择:× 1、× 10、× 100 三档。
  3. 所属分类:其它

    • 发布日期:2020-08-17
    • 文件大小:614400
    • 提供者:z_1966
  1. 数字频率计设计 multisim仿真模型

  2. 对应multisim 模型文件 具体的实验指导书,详细原理分析在我的上传里也有 设计一个数显频率计。要求如下: 1. 测量频率采用 4 位 LED 数字码管显示。 2. 频率测量范围 1Hz~1MHz。 3. 分辨率: 1Hz。 4. 输入信号波形:正弦波、方波、三角波。 5. 输入信号幅度: 0.5~5V。 6. 量程选择:× 1、× 10、× 100 三档。
  3. 所属分类:其它

    • 发布日期:2020-08-17
    • 文件大小:815104
    • 提供者:z_1966
« 12 3 4 »