您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. unix 网络编程 消息传递(管道、FIFO、消息队列)、同步(互斥锁、条件变量、读写锁、文件与记录锁、信号量)、共享内存(匿名共享内存、具名共享内存)及远程过程调用(Solaris门、Sun RPC)

  2.   本书是一部UNIX网络编程的经典之作。进程间通信(IPC)几乎是所有Unix程序性能的关键,理解IPC也是理解如何开发不同主机间网络应用程序的必要条件。本书从对Posix IPC和System V IPC的内部结构开始讨论,全面深入地介绍了4种IPC形式:消息传递(管道、FIFO、消息队列)、同步(互斥锁、条件变量、读写锁、文件与记录锁、信号量)、共享内存(匿名共享内存、具名共享内存)及远程过程调用(Solaris门、Sun RPC)。附录中给出了测量各种IPC形式性能的方法。   本书内
  3. 所属分类:网络基础

    • 发布日期:2010-03-13
    • 文件大小:5242880
    • 提供者:zhanying07
  1. sparten6读写USB的实例

  2. 这是FPGA读写USB的示例代码,USB芯片使用的是CY68013,它被配置成slave模式,从FPGA的角度看去,可以等同于一个FIFO。
  3. 所属分类:嵌入式

    • 发布日期:2011-03-31
    • 文件大小:2048
    • 提供者:chifeng123
  1. ARM处理器对FPGA片内FIFO读写功能实现

  2. arm对fpga的内的fifo操作 流程详细 描述清楚
  3. 所属分类:硬件开发

    • 发布日期:2011-05-12
    • 文件大小:558080
    • 提供者:aixxiazai
  1. 基于VHDL的fifo设计

  2. 有截图,有完整的程序 FIFO是英文First In First Out 的缩写,是一种先进先出的数据缓存器,他与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。
  3. 所属分类:硬件开发

    • 发布日期:2012-03-07
    • 文件大小:378880
    • 提供者:ddyyff123456
  1. 关于ALTERA提供的FIFO核使用原理

  2. ALTERA提供了LPM_FIFO参数宏模块,可以在代码中例化使用。 FIFO有两种工作模式:(1)SCFIFO,(2)DCFIFO 其中SCFIFO指读写用一个时钟进行同步,可以支持同时读写的功能。 其中DCFIFO指读写使用不同的时钟进行同步,这在设计多时钟系统中相当有用,可用于不同时钟同步信号之间的同步调整。
  3. 所属分类:硬件开发

    • 发布日期:2012-05-17
    • 文件大小:89088
    • 提供者:vieworld177
  1. CY7C68013读写FIFO源代码(Verilog).

  2. CY7C68013读写FIFO源代码(Verilog).
  3. 所属分类:硬件开发

    • 发布日期:2012-07-20
    • 文件大小:5120
    • 提供者:mengsong07
  1. verilog编写fifo

  2. 用verilog语言写的fifo,包括读指针,写指针,完成数据缓存,读写功能
  3. 所属分类:硬件开发

    • 发布日期:2012-08-04
    • 文件大小:4096
    • 提供者:ljyljy2222
  1. FIFO的verilog设计测试代码

  2. FPGA中对FIFO的读写操作,对FIFO的解释等
  3. 所属分类:电信

    • 发布日期:2012-08-13
    • 文件大小:63488
    • 提供者:guopz123456
  1. FPGA+USB68013 GPIF读写FPGA_FIFO

  2. FPGA+USB68013 GPIF读写FPGA_FIFO 已在硬件平台上实现,altera环境,verilog语言
  3. 所属分类:硬件开发

    • 发布日期:2012-08-28
    • 文件大小:2097152
    • 提供者:chadish
  1. FPGA+USB68013+SLAVEFIFO+SDRAM+FIFO

  2. FPGA USB68013 以slavefifo读写sdram——fifo,在硬件平台以实现,altera环境,verilog语言
  3. 所属分类:硬件开发

    • 发布日期:2012-08-28
    • 文件大小:3145728
    • 提供者:chadish
  1. 基于verilog的同步fifo

  2. 基于verilog的同步fifo ,先进先出,后进后出,同步读写,测试可用
  3. 所属分类:其它

    • 发布日期:2013-01-06
    • 文件大小:62464
    • 提供者:lhlhit163
  1. 异步FIFO解决方案

  2. 跨时钟域FIFO读写空、满信号产生解析,有部分参考代码
  3. 所属分类:硬件开发

    • 发布日期:2013-03-12
    • 文件大小:864256
    • 提供者:sunny2096
  1. usb读写控制

  2. 测试程序功能是,配合CY68013 的slave fifo 接口时序,完成接收从主机下传的 60Kbyte (61440byte)数据,写入板上SRAM 里,然后从板上 SRAM 中读出,再上传至主机。整个传输过 程通过CY68013 的slave fifo 来交互
  3. 所属分类:C++

    • 发布日期:2013-03-18
    • 文件大小:667648
    • 提供者:lxc12170
  1. Altera FIFO开发资料

  2. altera_ug_fifo.pdf audio_dac_fifo.rar FIFO中文应用笔记.pdf FIFO基础知识.doc FPGASoPC软硬件协同设计纵横谈.pdf FPGA的VGA视频输出工程文件// freedev_vga FPGA的VGA视频输出工程文件.rar FreeDev FPGA音频开发环境和平台构建.pdf Nios系统基础上的UItra DMA数据传输模式.doc SD_Card_Audio// Audio_DAC_FIFO_altera的ip核 DE2_SD_C
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:12582912
    • 提供者:originator
  1. 68013 Slave FIFO使用

  2. 目录 第一章FX2特性介绍……………………………………………………………….3 1.1介绍………………………………………………………………………..3 1.2结构………………………………………………………………………..3 1.3特征………………………………………………………………………..4 第二章Slave FIFO传输…………………………………………………………….5 2.1概述………………………………………………………………………..5 2.2硬件连接……………………………………………
  3. 所属分类:硬件开发

    • 发布日期:2013-09-18
    • 文件大小:2097152
    • 提供者:vipo321
  1. 68013 FIFO Verilog

  2. 程序实现对68013的FIFO进行读写,语言为Verilog HDL。
  3. 所属分类:其它

    • 发布日期:2015-06-07
    • 文件大小:4096
    • 提供者:jhyboss
  1. fifo读写verilog代码

  2. 基于verilog语言的fifo读写代码
  3. 所属分类:硬件开发

    • 发布日期:2015-08-31
    • 文件大小:6144
    • 提供者:xingjiazhang
  1. SDRAM模块实验——FIFO读写

  2. 一直以来,笔者都在烦恼“ SDRAM 是否应该成为储存类?” SDRAM 作为一 介储存资源(储存器),它的好处就是大容量空间,坏处则就是麻烦的控制规则,还有 中规中矩的沟通速率。 相比之下,片上内存无论是控制的难度,还是沟通的速率,它都远远领先 SDRAM。俗 语常说,愈是强力的资源愈是珍贵 ... 对此,片上内容的容量可谓是稀罕的程度。实验 二十二的要求非常单纯: ”请问如何建立基于 SDRAM 储存资源的 FIFO 存储模块呢?“,笔者问道。
  3. 所属分类:硬件开发

    • 发布日期:2018-01-26
    • 文件大小:921600
    • 提供者:weixin_41310533
  1. 单片机与DSP中的高集成度TYPE A读写器芯片MF RC500及其应用

  2. 摘要:介绍了高集成度TYPE A读写器芯片MF RC500的内部电路结构,并对其内部寄存器的有关命令及加密算法等功能做了较详细的阐述,最后在此基础上给出了MF RC500的典型应用电路。 关键词:TYPE A;读写器;FIFO;命令;CRYPTO11 引言MF RC500是Philips公司生产的高集成度TYPE A读写器芯片。其主要性能如下:●载波频率为13.56MHz;●集成了编码调制和解调解码的收发电路;●天线驱动电路仅需很少的外围元件,有效距离可达10cm;●内部集成有并行接口控制
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:86016
    • 提供者:weixin_38506835
  1. 高集成度TYPE A读写器芯片MF RC500及其应用

  2. 摘要:介绍了高集成度TYPEA读写器芯片MFRC500的内部电路结构,并对其内部寄存器的有关命令及加密算法等功能做了较详细的阐述,最后在此基础上给出了MFRC500的典型应用电路。      关键词:TYPEA;读写器;FIFO;命令;CRYPTO1    1  引言MFRC500是Philips公司生产的高集成度TYPEA读写器芯片。其主要性能如下:●载波频率为13.56MHz;●集成了编码调制和解调解码的收发电路;●天线驱动电路仅需很少的外围元件,有效距离可达10cm;●内部集成有并行接口控
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:223232
    • 提供者:weixin_38722607
« 12 3 4 5 6 7 8 9 10 ... 17 »