您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. PCB布线走线的规则详解

  2. 布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。
  3. 所属分类:专业指导

    • 发布日期:2009-08-26
    • 文件大小:36864
    • 提供者:cx301
  1. BGA走线规则

  2. BGA走线规则,BGA走线规则,BGA走线规则BGA走线规则BGA走线规则
  3. 所属分类:硬件开发

    • 发布日期:2011-11-08
    • 文件大小:494592
    • 提供者:houhei84541
  1. DDR3走线规则

  2. DDR走线规则,硬件开发必备,方便硬件开发,及画图人员走线,
  3. 所属分类:硬件开发

    • 发布日期:2014-02-21
    • 文件大小:524288
    • 提供者:parkerjang
  1. USB2.0的PCB走线详解

  2. 此文章详细介绍了关于USB2.0走线的规则以及需要注意的事项,包括电源和地。
  3. 所属分类:其它

    • 发布日期:2014-10-16
    • 文件大小:386048
    • 提供者:cheelwhite
  1. PCB走线策略

  2. PCB layout 设计规则,差分、蛇形等走线规则.
  3. 所属分类:其它

    • 发布日期:2014-12-16
    • 文件大小:367616
    • 提供者:yhs_yhs_yhs123
  1. DDR3走线及绕线规则

  2. DDR3走线及绕线规则
  3. 所属分类:Microsoft

    • 发布日期:2017-08-23
    • 文件大小:300032
    • 提供者:qq_22943035
  1. DDR3走线规则(new).pdf

  2. DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、Control与CLK归为一组,因为Address、Control是以CLK的下降沿触发的由DDR控制器输出,DDR颗粒由CLK的上升沿锁存Address、Control总线上的状态,所以需要严格控制CLK与Address/Command、
  3. 所属分类:硬件开发

    • 发布日期:2020-04-14
    • 文件大小:209920
    • 提供者:qq_25374005
  1. 关于DDR3信号扇出和走线问题解析

  2. DDR3内存已经被广泛地使用,专业的PCB设计工程师会不可避免地会使用它来设计电路板。本文为您提出了一些关于DDR3信号正确扇出和走线的建议,这些建议同样也适用于高密度、紧凑型的电路板设计。 DDR3设计规则和信号组 让我们从以DDR3信号分组建立高速设计规则讲起。在DDR3布线时,一般要将它的信号分成命令信号组、控制信号组、地址信号组、数据信号0/1/2/3/4/5/6/7分组、时钟信号组以及其他。推荐的做法是,在同一组别中的所有信号按照“相同的方式”走线,使用同种拓扑结构以及布线层。
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:1048576
    • 提供者:weixin_38742532
  1. 高速信号走线屏蔽规则

  2. 规则一:高速信号走线屏蔽规则 如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。规则二:高速信号的走线闭环规则由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现这种失误,如下图所示: 时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。规则三:高速信号的走线开环规则规
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:132096
    • 提供者:weixin_38672807
  1. LED透明屏的安装工艺_LED透明屏走线方式

  2.   一般来说,LED显示屏的走线方式所说的线指的就是显示屏的电源线和网线(又称信号线),大多数情况下电源线和网线是分开的,它们遵循各自的走线规则,电源线连接上电路,网线连接上电脑或者控制盒。当然也有部分厂家或产品采用电源信号线二合一的设定,此举可为用户减少介绍的工作量,具体我们结合LED透明屏的走线模拟图来说下吧。
  3. 所属分类:其它

    • 发布日期:2020-07-11
    • 文件大小:88064
    • 提供者:weixin_38506852
  1. PCB Layout中的专业走线规则

  2. 布线是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:112640
    • 提供者:weixin_38725119
  1. 解析高速信号走线规则

  2. 随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的关注。高速PCB设计的成功,对EMI的贡献越来越受到重视,几乎60%的EMI问题可以通过高速PCB来控制解决。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:49152
    • 提供者:weixin_38614636
  1. 硬件工程师谈高速PCB信号走线规则TOP9

  2. 在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:51200
    • 提供者:weixin_38643407
  1. pcb高速高频走线规则

  2. 本文主要讲解了pcb高速高频走线规则,希望对你的学习有所帮助。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:81920
    • 提供者:weixin_38665046
  1. 九条高速PCB信号走线规则

  2. 本文详细讲解了九条高速PCB信号走线规则,希望对你有所帮助。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:54272
    • 提供者:weixin_38723105
  1. PCB设计EMI问题:高速信号走线规则

  2. 电子产品的EMI问题越来越受到电子工程师的关注,几乎60%的EMI问题都可以通过高速PCB来解决。本文介绍了高速信号走线的九大规则。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:53248
    • 提供者:weixin_38520192
  1. 与EMI相关的Layout走线规则

  2. 本文主要讲述了与EMI相关的Layout走线规则
  3. 所属分类:其它

    • 发布日期:2020-08-15
    • 文件大小:66560
    • 提供者:weixin_38677585
  1. 9大硬件工程师谈高速PCB信号走线规则

  2. 规则一:高速信号走线屏蔽规则 在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。 图1 高速信号线 规则二:高速信号的走线闭环规则 由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加E
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:304128
    • 提供者:weixin_38622983
  1. 硬件工程师谈高速PCB信号走线规则TOP9

  2. 规则一:高速信号走线屏蔽规则  在高速的设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。  图1 高速信号线  规则二:高速信号的走线闭环规则  由于板的密度越来越高,很多 LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。  图2 闭环规则  规则三:高速信号的走线开环规则  
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:178176
    • 提供者:weixin_38559346
  1. 高速PCB信号走线规则

  2. 高速信号走线屏蔽规则  在高速的 PCB 设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成 EMI 的泄漏。建议屏蔽线,每 1000mil,打孔接地。  规则二  高速信号的走线闭环规则  由于 PCB 板的密度越来越高,许多 PCB LAYOUT 工程师在走线的过程中,较容易出现一种失误,即时钟信号等高速信号网络,在多层的 PCB 走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加 EMI 的辐射强度。  规则三  高速信号的走线开环规则 
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:81920
    • 提供者:weixin_38689191
« 12 3 4 5 6 7 8 9 10 »