您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. AVR论文(29篇论文,可以参考借鉴)

  2. 用VB实现与AVR单片机的通信.pdf 用AVR单片机实现直流电机PWM调速.pdf 用AVR单片机实现快速跳频.pdf 用AVR单片机实现高性能低成本温度AD转换.pdf 一种基于AVR单片机的直流电源监控系统.pdf 轻触式开关电路在AVR单片机中的应用.pdf 基于AVR单片机的串口通信.pdf 点阵液晶显示器在便携式频率特性测试仪中的应用.pdf AVR单片机中的SPI接口.pdf AVR单片机捕获中断实现红外线解码.pdf AVR单片机创新开发与机器人制作.pdf ... ...
  3. 所属分类:硬件开发

    • 发布日期:2010-01-05
    • 文件大小:4194304
    • 提供者:vvzaixian
  1. LS波段预捕获锁相环路的仿真与实现

  2. 介绍了一种宽带的雷达快速扫频频率合成器方案的设计和实现,该方案采用超低相噪模拟锁相环芯片,通过预捕获的方法,并精心调试环路滤波器,实现了快速小步进的跳频要求。给出了设计过程及测试结果,实验证明该方案是成功的,主要技术指标为:输出频率1~3GHz,相位噪声-90dBc/Hz@1kHz,杂散-55dBc,步进间隔可变,跳频时间≤20μs
  3. 所属分类:嵌入式

    • 发布日期:2010-04-20
    • 文件大小:150528
    • 提供者:eeicc
  1. MSP430用户手册

  2. 1 MSP430系列 1.1 特性与功能 1.2 系统关键性能 1.3 MSP430系列的各型号 2 结构概述 2.1 CPU 2.2 代码存储器 2.3 数据存储器(RAM) 2.4 运行控制 2.5 外围模块 2.6 振荡器、倍频器和时钟发生器 3 系统复位、中断和运行模式 3.1 系统复位和初始化 3.2 中断系统结构 3.3 中断处理 3.3.1 SFR中的中断控制位 3.3.2 外部中断 3.4 运行模式 3.5 低功耗模式 3.5.1 低功耗模式0与模式1,LPM0和LPM1 3.
  3. 所属分类:C

    • 发布日期:2010-06-04
    • 文件大小:4194304
    • 提供者:sk009009
  1. 单片机期末考试真题 大家快来转载

  2. 单片机真题,大家快来啊 单片机期末考试试题 01、单片机是将微处理器、一定容量的 RAM 和ROM以及 I/O 口、定时器等电路集成在一块芯片上而构成的微型计算机。 2、单片机89C51片内集成了 4 KB的FLASH ROM,共有 5 个中断源。 3、两位十六进制数最多可以表示 256 个存储单元。 4、89C51是以下哪个公司的产品?( C ) A、INTEL B、AMD C、ATMEL D、PHILIPS 5、在89C51中,只有当EA引脚接 高 电平时,CPU才访问片内的Flash R
  3. 所属分类:C

    • 发布日期:2010-06-13
    • 文件大小:64512
    • 提供者:muzili08
  1. 超短波跳频通信系统同步技术研究

  2. 本文主要是对跳频技术基木原理的概述,步控制的基本方法进行了简要的介绍。并对跳频通信的关键技术和跳频同步进行研究。通过DSP软件来实现跳频同步控制
  3. 所属分类:硬件开发

    • 发布日期:2010-11-29
    • 文件大小:2097152
    • 提供者:gxsqm
  1. 电台跳频系统的同步捕获技术研究

  2. 本文对跳频同步系统进行了详细的研究与设计,给出了一个可实现的、性能较优的VHF战术跳频电台同步方案,并计算了跳频同步系统的性能指标。
  3. 所属分类:专业指导

    • 发布日期:2010-11-29
    • 文件大小:1048576
    • 提供者:gxsqm
  1. Principles of Spread Spectrum Communication Systems

  2. Springer2005年版的扩频通信经典教程,是研究3G和扩跳频通信的必备手册。同时也是研究长码捕获的必备教程之一,期望能与大家一起分享经典!
  3. 所属分类:3G/移动开发

    • 发布日期:2011-01-21
    • 文件大小:10485760
    • 提供者:qingchj
  1. 利用实时频谱分析仪 发现UHF频段RFID信号一例

  2. RFID是一种射频识别技术,是通过射频技术生成以及采集特定代码信息的过程。泰克公司RSA3408A实时频谱分析仪,RSA3408A具备频域、时域和数字调制域的多域测试功能,可以满足RFID的时间相关参数测试及数字解调测试。它专门的RFID测试软件提供了目前所有的RFID解码功能,同时泰克公司专利的频域模板触发技术为捕获跳频RFID信号提供了很好的手段。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:568320
    • 提供者:weixin_38659159
  1. 基于TMS320F2812DSP的测频方法及数字频率计的方案

  2. 本文给出一种基于TMS320F2812(简称F2812)DSP的一种简易测频方法。该方法有效利用F2812的片内外设事件管理器的捕获功能,在被测信号的有效电平跳变沿捕获计数,电路实现多靠软件设置,运算简单,实时性好,测量精度高。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:424960
    • 提供者:weixin_38516491
  1. 跳频通信中的抗干扰同步算法研究

  2. 本文为提高跳频通信系统抗干扰性能,提出了一种具有自适应抗干扰能力的跳频同步方案,并给出了系统框图及关键算法分析及性能讨论。最后仿真结果表明,该同步方案具有抗干扰能力强,捕获概率高,虚警概率低的特点,而且在保证同步时间要求的前提下,具有根据信道特性,自适应地调整抗干扰门限的能力。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:406528
    • 提供者:weixin_38667920
  1. 微秒级宽带高速捷变频技术研究

  2. 摘要:对实现快速锁定的原理和方法进行了分析,设计了一种实现1 μs快速捷变频的方案。采用电压预置的辅助捕获方式,减小跳频的起始频差,同时利用反馈修正进行精确预置,可以极大地提高锁相跳频速度。最后对方案实现中的一些问题进行了讨论。   0 引言   频率捷变信号广泛应用于雷达探测、电子战、导航定位、通信和测试系统中等,其性能指标的优劣直接影响武器装备的性能。现代局部战争中,雷达探测、电子对抗与反对抗的竞争日趋激烈,武器系统对其关键部件之一的频率源提出了越来越多的要求。其要求频率合成器输出频带宽
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:222208
    • 提供者:weixin_38687505
  1. 基于FPGA的低截获概率卫星测控信号捕获系统

  2. 提出了一种基于FPGA的低截获概率卫星测控信号捕获解决方案。基于AD+FPGA的硬件架构完成了带宽为200 MHz的跳频和直接序列扩频混合扩频信号的解跳、解扩,实现了基于Xilinx的快速傅里叶变换IP核的扩频码的快速滑动码相关,以及多跳积分结果的相干累加,并采用相对门限法进行了捕获判决。板上试验结果证明了该方案的捕获性能,最大捕获时间小于4 s,捕获概率达到99%,虚警概率小于0.001。该系统已应用于北斗二代导航MEO卫星测控链路。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:617472
    • 提供者:weixin_38577200
  1. 基于多片FPGA的FHDS卫星测控信号捕获设计

  2. 多片FPGA组成的星形系统可解决跳频和直接序列混合扩频(FHDS)卫星测控信号大时延差高动态条件下的快速捕获问题。捕获搜索时采用1“主”+N“副”形式的Multi-FPGA组分时进行多普勒搜索,主FPGA实现捕获控制和快速解跳解扩,其余N片FPGA实现码片以下时间差的精细搜索和相干累积。针对信号体制和捕获性能需求,所有芯片均采用Xilinx公司的基于RAM的XQR4VFX系列。本设计解决了单片宇航级FPGA资源受限条件下复杂捕获问题,具有FPGA配置文件数目少、成本低、功耗低的优点。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:451584
    • 提供者:weixin_38521169
  1. 电子测量中的泰克推出RSA3408A实时频谱分析仪

  2. 泰克公司宣布,推出泰克RSA3408A。这是一款新型高性能DC - 8GHz实时频谱分析仪,提供了36MHz宽的实时触发和捕获功能,其分辨率提高了2000倍,可以有效分析功率和频率随时间变化情况。通过RSA3408A,工程师可以查看以前不知道存在的RF信号不稳定性和瞬变。      多种最新市场发展趋势,如存货控制使用的射频识别(RFID)标记、无键输入和汽车使用的卫星无线电系统、无线游戏控制器和无线局域网,使得RF信号变得日益复杂,并具有瞬变特点,这就产生了更难以发现和识别的问题。此外,RF
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:53248
    • 提供者:weixin_38665411
  1. RFID技术中的DS/FH混合扩频接收机解扩及同步技术的FPGA实现

  2. 摘要:研究采用编码扩频的DS/FH混合扩频接收机的核心模块——同步及解扩部分的FPGA实现结构。将多种专用芯片的功能集成在一片大规模FPGA芯片上,实现了接收机的高度集成化、小型化。伪码的串并混合捕获算法及跳频同步算法等均采用硬件完成,提高了捕获速度。实验结果证明该方案是正确可行的。 关键词:DS/FH接收机 解扩 同步 FPGA实现DS/FH混合扩频通信系统中,需要数据不变频器、相关累加器及码发生器等完成下变频、相关解扩等运算。通常采用专用芯片来完成这些功能,导致系统体积增大,不便于小型
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:105472
    • 提供者:weixin_38628647
  1. EDA/PLD中的基于FPGA的高速数字锁相环的设计与实现

  2. 摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高锁相环的捕获性能。关键词:数字锁相环(DPLL);捕获时间;FPGA;VHDL 引言捕获时间是锁相环的一个重要参数,指的是锁相环从起始状态到达锁定状态所需时间。在一些系统中,如跳频通信系统,由于系统工作频率不断地发生快速变化(每秒几百次到几千次,甚至高达上万次),要求锁相环能够对信号相位快速捕获。因此研究具有较短捕获时
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:69632
    • 提供者:weixin_38607311
  1. RFID技术中的DS/FH混合扩频接收机解扩及同步技术FPGA实现

  2. 摘要:研究采用编码扩频的DS/FH混合扩频接收机的核心模块――同步及解扩部分的FPGA实现结构。将多种专用芯片的功能集成在一片大规模FPGA芯片上,实现了接收机的高度集成化、小型化。伪码的串并混合捕获算法及跳频同步算法等均采用硬件完成,提出了捕获速度。实现结果证明该方案是正确可行的。 关键词:DS/FH接收机 解扩 同步 FPGA实现 DS/FH混合扩频通信系统中,需要数字下变频器、相关累加器及码发生器等完成下变频、相关解扩等运算。通常采用专用芯片来完成这些功能,导致系统体积增大不便于小型
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:158720
    • 提供者:weixin_38663167
  1. 微秒级宽带高速捷变频技术研究

  2. 摘要:对实现快速锁定的原理和方法进行了分析,设计了一种实现1 μs快速捷变频的方案。采用电压预置的辅助捕获方式,减小跳频的起始频差,同时利用反馈修正进行预置,可以极大地提高锁相跳频速度。对方案实现中的一些问题进行了讨论。   0 引言   频率捷变信号广泛应用于雷达探测、电子战、导航定位、通信和测试系统中等,其性能指标的优劣直接影响武器装备的性能。现代局部战争中,雷达探测、电子对抗与反对抗的竞争日趋激烈,武器系统对其关键部件之一的频率源提出了越来越多的要求。其要求频率合成器输出频带宽、频率点
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:273408
    • 提供者:weixin_38618024
  1. DS/FH混合扩频接收机解扩及同步技术的FPGA实现

  2. 摘要:研究采用编码扩频的DS/FH混合扩频接收机的模块——同步及解扩部分的FPGA实现结构。将多种专用芯片的功能集成在一片大规模FPGA芯片上,实现了接收机的高度集成化、小型化。伪码的串并混合捕获算法及跳频同步算法等均采用硬件完成,提高了捕获速度。实验结果证明该方案是正确可行的。 关键词:DS/FH接收机 解扩 同步 FPGA实现DS/FH混合扩频通信系统中,需要数据不变频器、相关累加器及码发生器等完成下变频、相关解扩等运算。通常采用专用芯片来完成这些功能,导致系统体积增大,不便于小型化。
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:106496
    • 提供者:weixin_38734200
  1. DS/FH混合扩频接收机解扩及同步技术FPGA实现

  2. 摘要:研究采用编码扩频的DS/FH混合扩频接收机的模块――同步及解扩部分的FPGA实现结构。将多种专用芯片的功能集成在一片大规模FPGA芯片上,实现了接收机的高度集成化、小型化。伪码的串并混合捕获算法及跳频同步算法等均采用硬件完成,提出了捕获速度。实现结果证明该方案是正确可行的。 关键词:DS/FH接收机 解扩 同步 FPGA实现 DS/FH混合扩频通信系统中,需要数字下变频器、相关累加器及码发生器等完成下变频、相关解扩等运算。通常采用专用芯片来完成这些功能,导致系统体积增大不便于小型化。
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:135168
    • 提供者:weixin_38678394
« 12 »