您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于CPLD和FIFO的多通道高速数据采集系统的研究

  2. 【摘 要】  介绍了一种基于CPLD (复杂可编程逻辑器件)和F IFO (先入先出存储器)的多通道 高速Aö D 数据采集系统的设计方法, 并给出了这种数据采集方法的硬件原理电路和主要的软件设计 思路。采用该设计方法所设计的数据采集系统不但可以实现高速采集多通道的数据, 而且还可以扩展 模拟量的输入通道数。
  3. 所属分类:专业指导

    • 发布日期:2010-01-08
    • 文件大小:406528
    • 提供者:jiang5749099
  1. nios ii 中读取fifo数据的软件

  2. 一个利用nios ii来进行对fifo读取的例子,包涵整个工程文件
  3. 所属分类:硬件开发

    • 发布日期:2011-08-29
    • 文件大小:385024
    • 提供者:zhcniko
  1. 同步FIFO的Verilog代码

  2. 在实际编写verilog中,常常会用到FIFO,而FIFO的使用可以直接调用软件自带的存在模块,也可以编写源代码,这里是同步FIFO的Verilog源代码供大家使用。
  3. 所属分类:电信

    • 发布日期:2011-10-27
    • 文件大小:37888
    • 提供者:baihan1987
  1. 异步FIFO的Verilog源代

  2. 在实际编写verilog中,常常会用到FIFO,而FIFO的使用可以直接调用软件自带的存在模块,也可以编写源代码,这里是同步FIFO的Verilog源代码供大家使用。
  3. 所属分类:电信

    • 发布日期:2011-10-27
    • 文件大小:34816
    • 提供者:baihan1987
  1. 计算机系统与系统软件

  2. 要模拟实现某一个置换算法,有如下一些对象需要用相关的数据结构来描述: 作业的页面走向(执行过程中对页面的访问顺序)。可以用数组也可以用字符串。如果用数组,则页面走向的长度受数组长度限制,如果用字符串,则需要将字符串进行解析,将字符串经过解析处理后变成一个页面的排列顺序。考虑最佳置换算法(“向前看”)和其他置换算法(“向后看“)的特点。 页框(作业分得的物理块)。由于作业分得的物理块数在置换算法执行之前已经确定,可以用一些比较简单的数据结构实现。在综合置换算法的原理,可以灵活采用相应的数据结构,
  3. 所属分类:C/C++

    • 发布日期:2011-11-07
    • 文件大小:139264
    • 提供者:ling499185749
  1. TMS320C67系列EMIF与异步FIFO存储器的接口设计

  2. 介绍了TI公司TMS320C67系列DSP的EMIF(外部存储器接口)与异步FIFO(先进 先出)存储器的硬件接口设计,着重描述了用EDMA(扩展的直接存储器访问)方式读取FIFO存储器 数据的软件设计流程,最后说明了在选择FIFO存储器时应注意的问题。由于EMIF的强大功能,不仅 具有很高的数据吞吐率,而且可以与不同类型的同步、异步器件进行无缝连接,使硬件接口电路简单, 调试方便。运用EDMA的方式进行数据传输,由EDMA控制器完成DSP存储空间内的数据搬移,这样 可以最大限度地节省CPU的
  3. 所属分类:硬件开发

    • 发布日期:2011-12-02
    • 文件大小:171008
    • 提供者:zb_flyingwolf
  1. 操作系统页面置换算法之FIFO(先进先出)

  2. 操作系统 页面置换算法 FIFO(先进先出) 郑州大学软件学院 大作业 含有详细注释
  3. 所属分类:OS

    • 发布日期:2012-03-28
    • 文件大小:5120
    • 提供者:yumenzhonga
  1. FIFO Modify

  2. test_fifo.rar --codeblocks下的控制台测试程序 Test_FIFO1.rar --VC6下的控制台测试程序 本人对《用C语言数组实现的软件FIFO V1.1更新先前的算法》进行测试时,发现BUG。 (原程序下载地址:http://download.csdn.net/detail/xoneftws/1057049) 当要写入的FIFO的数据长度大于或等于FIFO深度时,读取的第一个数为最后一次写入的数据,而原本的第一个数没有正确读出。 查看程序源码,发现逻辑有点问题。将读
  3. 所属分类:C

    • 发布日期:2015-11-16
    • 文件大小:164864
    • 提供者:toofree
  1. 基于DDR2的FIFO设计

  2. MIG2.0是Xilinx内嵌在ISE中用来生成各种IP核的软件工具,可以用它来直接生成DDR2控制器设计模块,模块包含可自由修改的HDL源代码和约束文件。用户可以在MIG的GUI图形界面根据所选的存储器件选择对应模板、总线宽度和速度级别,并设置CAS延迟、突发长度、引脚分配等关键参数。如果所选器件与MIG所列模板不相符,可在代码生成后灵活修改这些代码。 DDR2 SDRAM控制器参考设计主要包含四个模块:Infrastructure module(基础模块)、Data_Path module
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:1048576
    • 提供者:drjiachen
  1. 用C语言数组实现的软件FIFO

  2. 用C 语言实现了软件FIFO,主要是靠数组的方式来实现的,经测试能可靠使用。
  3. 所属分类:C

    • 发布日期:2008-12-24
    • 文件大小:2048
    • 提供者:jayash
  1. 用C语言数组实现的软件FIFO V1.1更新先前的算法

  2. 看了UC/OS才发现原来写的那个FIFO的算法有点太锉了,对不起大家哈,现在更新了算法,程序更简洁,测试结果比V1.0版本的速度更快,内存占用内存更少,程序兼容以前的版本。
  3. 所属分类:C

    • 发布日期:2009-03-01
    • 文件大小:2048
    • 提供者:vagabond
  1. OV7725(无FIFO)摄像头模块资料.zip

  2. 内含ATK-OV7725(无FIFO)摄像头模块用户手册,原理图及器件封装,程序源码,芯片资料,配套串口摄像头软件等
  3. 所属分类:硬件开发

    • 发布日期:2020-03-10
    • 文件大小:36700160
    • 提供者:qq_36367326
  1. pg057-fifo-generator.pdf

  2. 关于vivado软件中FIFO核的英文原版数据手册,使用的是FIFO generator13.2的版本。管脚和时序图
  3. 所属分类:硬件开发

    • 发布日期:2020-02-29
    • 文件大小:4194304
    • 提供者:CSDN5529
  1. FPGA串口数据包协议解析后的通过单口RAM和FIFO数据存储

  2. 关于FPGA在解析带有数据包协议的数据存储问题。FPGA先根据数据包协议接收数据并存储到RAM,在接收到完整一包数据后,将数据从RAM转移到FIFO中,后端的数据处理或者数据转发可以直接从FIFO读取。本代码模拟数据写入RAM,然后到FIFO过程。开发环境 Quartus18.1 ,开发语言 Verilog,仿真软件 Modelsim 6.6c
  3. 所属分类:硬件开发

    • 发布日期:2020-02-22
    • 文件大小:6291456
    • 提供者:changshengxiao
  1. 软件环形FIFO数据存储

  2. 通过软件方式实现环形fifo数据存储机构,可通过链表修改存储空间大小,避免数组存储方式,效率比较高,也可以通过数组存储,需要稍作修改。多年的实践应用,稳定可靠。
  3. 所属分类:C

    • 发布日期:2020-06-20
    • 文件大小:2048
    • 提供者:u010078411
  1. 《软件工具篇》.pdf

  2. “HELLO FPGA”系列之软件工具篇,不仅讲解了如何使用QuartusII软件、Modelsim和SignalTap II软件,还讲解了PLL、ROM、和FIFO IP核的使用。
  3. 所属分类:电信

    • 发布日期:2020-07-04
    • 文件大小:11534336
    • 提供者:TTABCDTT
  1. 基于FIFO的DDC与DSP高速数据传输实现

  2. 软件无线电数字中频接收机通常采用可编程数字下变频器DDC和DSP的实现方案。中频模拟信号通过A/D数字化,送入DDC混频、抽取滤波处理,DSP接收到的是DDC输出的低速零中频信号,其后的解调、译码、信号识别等算法都可以用DSP来实现。文章介绍了基于FIFO的DDC与DSP高速数据传输实现方法。根据硬件结构提出了设计时应该注意的问题。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:76800
    • 提供者:weixin_38638596
  1. SAW RFID阅读器的信号处理电路与软件的实现

  2. 本文介绍了SAW RFID阅读器的信号处理电路设计与软件设计过程,通过实验表明,采用FIFO作为ADC与MCU之间的桥梁,起到很好的数据缓冲作用,降低了对MCU性能的要求,结构简单,成本低,容易实现。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:82944
    • 提供者:weixin_38723373
  1. 用FIFO实现超声测厚系统A/D与ARM接口设计

  2. 通过实际设计在基于ARM的超声波无损检测系统中,采用FIFO可以使高速A/D与ARM处理器之间得到很好的无缝连接,解决两者之间不匹配的问题。通过软件设置,可以灵活调整A/D,FIFO及ARM的操作时序,调试简便,保证了数据采集的安全可靠。该接口电路简单,灵活高效,具有很高的应用价值。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:77824
    • 提供者:weixin_38734276
  1. 基于单片机通用引脚的软件UART设计

  2. 本文提出的模拟串口方法,仅使用2个普通I/O和1个定时器,由于不需要INT的限制,可以扩展出多个串口,且带FIFO的功能,该方法扩展模拟串口的收发数据在中断服务中完成,所以非常效率高,一般的单片机都支持定时器中断,所以所以该方法在大多数单片机上都可以应用。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:94208
    • 提供者:weixin_38742421
« 12 3 4 5 6 7 8 9 10 ... 13 »