您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种用于SDH 2Mbit/s 支路输出口的全数字锁相环

  2. 提出了一种具有极低通带宽度的二阶全数字锁相环, 并采用了一些非线性 的改进措施, 使其具有一个相对较宽的牵出范围, 从而可以用来恢复E1 支路信号的时钟。经硬件 实验证实, 完全可以满足ITU 2T 对抖动抑制特性的要求
  3. 所属分类:专业指导

    • 发布日期:2009-08-17
    • 文件大小:379904
    • 提供者:xiaoxiaoha
  1. 关于迟滞比较器的解释

  2. 高速比较器输出有抖动的朋友注意了,这篇文章介绍了迟滞比较器的一些情况。
  3. 所属分类:专业指导

    • 发布日期:2010-01-18
    • 文件大小:118784
    • 提供者:lwv9t18j
  1. 数字视频去抖动算法(Video Stabilization Algorithm)MATLAB实现

  2. 手持式摄像机在使用时常常会受到使用者有意无意抖动的影响,从而影响成像效果,造成录制视频的不稳定及跳动问题,尤其是在使用者在一场景中特写或者跟踪某一具体目标时,使用者通常不能准确定位到或者估计出运动目标的位置,从而造成目标在视频中位置的不稳定,造成视频的主观效果变得不理想。 为了解决这一问题,我们需要设计一种算法来识别这种无意义的运动并设法通过补偿的方式来使得场景中的目标物体保持位置稳定的状态。 手持式摄像机捕获的视频通常都会受到抖动的影响,这严重的影响视频的主观效果。 这里提出的算法可以可靠的
  3. 所属分类:其它

    • 发布日期:2010-06-06
    • 文件大小:2097152
    • 提供者:m7zone
  1. 转:TS流PCR抖动分析.pdf

  2. 在数字电视终端MPEG II 解码器测试中,解码能力测试是一个很关键的环节,即验证在前 端输入码流满足TR 101 290 标准的前提下接收终端能正常解码,输出同步的视音频模拟信号。PCR 抖动 是影响接收终端解码的关键因素。本文深入探究了PCR 的功能和物理意义,并在分析PCR 抖动原因及其 测试参数的基础上,讨论了基于波形、幅度和频率三个参数的PCR 抖动仿真模型,并且根据实际测试终端 解码器的需要,提出了具体的参数设置方法。
  3. 所属分类:嵌入式

    • 发布日期:2010-08-23
    • 文件大小:1048576
    • 提供者:dell_ndsc
  1. 数字电视传输流PCR 抖动分析

  2. :在数字电视终端MPEG II 解码器测试中,解码能力测试是一个很关键的环节,即验证在前端输入码流满足TR 101 290 标准的前提下接收终端能正常解码,输出同步的视音频模拟信号。PCR 抖动是影响接收终端解码的关键因素。
  3. 所属分类:专业指导

    • 发布日期:2008-03-24
    • 文件大小:1048576
    • 提供者:z010830131
  1. ns-3 网络仿真 时延;吞吐量;抖动率等参量

  2. 用ns-3 仿真输出时延;吞吐量;抖动率等参数,内有具体的方法和相应的代码
  3. 所属分类:专业指导

    • 发布日期:2015-10-02
    • 文件大小:99328
    • 提供者:gs88pansh
  1. SIMATIC 带 Time-based IO 的高精度输入/输出[手册].pdf

  2. SIMATIC 带 Time-based IO 的高精度输入/输出[手册]pdf,前言 本文档的用途 本功能于册会在您将“Time- based|O技术与S7-1500、ET200MP和ET200SP 系统配合使用时为您提供支持。 本文档涵盖以下主题: ·使用“Time- based|O”技术 Time-based Io”技术的功能 “Time- based io”的硬件和软件要求 ·通过STEP7( TIA Porta)组态Time- based lo功能 ·“Time- based o'功能
  3. 所属分类:其它

    • 发布日期:2019-10-31
    • 文件大小:2097152
    • 提供者:weixin_38744375
  1. 超低抖动时钟分配解决方案

  2. 凌力尔特公司 (Linear Technology Corporation) 推出超低抖动 1.8GHz 时钟分配芯片系列 LTC6954,该器件有 3 个独立的输出,每个都有自己的分频器和相位延迟。凭借在 12kHz 至 20MHz 带宽内不到 20fsRMS 的附加抖动,LTC6954 在对输入时钟进行分频和分配的同时,可最大限度减少了引入的噪声。
  3. 所属分类:其它

    • 发布日期:2020-07-15
    • 文件大小:224256
    • 提供者:weixin_38669674
  1. 低抖动Q开关光电转换及触发系统设计

  2.   为了实现在Z箍缩负载上大于8 MA的电流输出,一个由24路模块组成的Z装置被提出。因此功率合成技术成为了Z箍缩装置的核心技术之一,而功率合成的关键在于实现24个激光触发主开关的同步性。作为主开关同步触发系统的重要组成部分,本文开展了低抖动激光器Q开关光电转换及触发系统的研究。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:87040
    • 提供者:weixin_38711778
  1. 软开关转换器的输出电容考量

  2. 相位噪声主要是衡量因信号的相位变化而带来的噪声,在频域中表现为噪声的频谱,在时域中又表现为信号边沿位置的抖动,因此在实际应用中,相位噪声和信号的抖动其实本质是相同的。本文就将对相位噪声以及时间间隔误差(TIE,Time Interval Error)抖动,也叫相位抖动的概念及相互关系做一简要介绍,并详细介绍了使用力科示波器如何测量TIE抖动并将其转换为相位噪声的。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:233472
    • 提供者:weixin_38587005
  1. ns-3 吞吐量;抖动率等参量;网络仿真 时延;

  2. 用ns-3 仿真输出时延;吞吐量;抖动率等参数,内有具体的方法和相应的代码,希望能帮到大家.
  3. 所属分类:其它

    • 发布日期:2020-09-13
    • 文件大小:88064
    • 提供者:qq_40943944
  1. 一种基于Ring-VCO结构的宽频带低抖动锁相环的设计与实现

  2. 为了在高速传输系统中实现宽频带和低抖动时钟输出的要求,设计了一种基于Ring-VCO结构的低抖动锁相环,采用与锁相环锁定频率强相关的环路带宽调整方法来降低环路噪声,加速环路锁定,即利用全局参考调节电路中比较器模块将锁定控制电压与参考电压比较来改变各模块电流,根据不同锁定频率调整环路参数,大大缩短了锁定时间,同时利用四级差分环形振荡器和占空比调整电路的差分对称结构,降低了电路噪声。电路采用40 nm CMOS工艺实现,测试结果表明输出频率为1.062 5 GHz~5 GHz,在最高时钟频率5 GH
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:55296
    • 提供者:weixin_38556394
  1. 低抖动Q开关光电转换及触发系统

  2. 为了实现在Z箍缩负载上大于8 MA的电流输出,一个由24路模块组成的Z装置被提出。因此功率合成技术成为了Z箍缩装置的核心技术之一,而功率合成的关键在于实现24个激光触发主开关的同步性。作为主开关同步触发系统的重要组成部分,本文开展了低抖动激光器Q开关光电转换及触发系统的研究。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:583680
    • 提供者:weixin_38612527
  1. 低抖动Q开关光电转换及触发系统设计

  2. “Z-Pinch”装置时其激光触发气体闭合开关有严格时序要求。为实现四倍频Nd:YAG激光器出光时刻的精确控制,开展了激光器Q开关光电转换及触发系统的研究。采用AVAGO公司的高速光电转换器件AVAG02316TZ,将接收到的先信号转换成模拟电压信号,并以PECL(posi-tive emitted-couple-logic)电平形式实现该电信号的板级传输与处理,最终,该信号作为IXYS公司的IXDD415的控制端,以实现低抖动,快前沿的电脉冲输出用以驱动Q开关。电路中采用了电感、电容、RC网络
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:308224
    • 提供者:weixin_38639872
  1. 模拟技术中的运用ADF4002 PLL产生高速模数转换器所需的极低抖动编码时钟

  2. 模数转换器即A/D转换器,或简称ADC,通常是指一个将模拟信号转变为数字信号的电子元件。通常的模数转换器是将一个输入电压信号转换为一个输出的数字信号。由于数字信号本身不具有实际意义,仅仅表示一个相对大小。故任何一个模数转换器都需要一个参考模拟量作为转换的标准,比较常见的参考标准为最大的可转换信号大小。而输出的数字量则表示输入信号相对于参考信号的大小。A/D转换一般要经过采样、保持、量化及编码4个过程。在实际电路中,有些过程是合并进行的,如采样和保持,量化和编码在转换过程中是同时实现的。一般来说,
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:107520
    • 提供者:weixin_38660069
  1. 嵌入式系统/ARM技术中的赛普拉斯推出实现最低抖动的高性能缓冲器系列

  2. 赛普拉斯半导体公司在2011年3月8日宣布推出一款新型时钟缓冲器系列产品,该系列具有业界最低的额外RMS相位抖动。CY2Dx15xx系列(赛普拉斯推出高性能缓冲器)的额外RMS相位抖动可低至60fs,同时还能实现低至480ps的传播延迟。   新的缓冲器可以产生多个相同的时钟,通常可用于系统中的几个接口和IC,例如处理器和FPGA。他们可以产生最多10个差分输出,格式包括LVPECL, LVDS 和 CML。这些新款缓冲器具有多种封装方式,包括8-pin SOIC、8-pin TSSOP、20-
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:56320
    • 提供者:weixin_38535221
  1. 测量MAX999比较器的输出抖动

  2. CSA8000的随机性抖动规定为1.0ps RMS (典型值)和1.5ps RMS (最大值)。HP8082A脉冲发生器定义输出抖动为周期的0.1% + 50ps (峰值)。选择输出频率为80MHz,输出摆幅为1VP-P (终端匹配50Ω),中心点为2.5V。将脉冲发生器和CSA8000直接连接,能够测量7.7ps RMS的抖动。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:90112
    • 提供者:weixin_38685831
  1. 一种4Gb/s低压差分信号比较器的低抖动优化设计

  2. 基于低压差分信号比较器的结构,研究了影响比较器输出抖动的各种因素,并指出:根据差分信号的输入摆幅来优化电路有助于降低电路的输出抖动。基于0.13μm CMOS工艺,优化设计了一种低抖动的低压差分信号比较器电路。仿真结果显示,该低压差分信号比较器电路能够转换传输速率高达4Gb/s的信号,在输入信号差分摆幅确定的条件下,其额外引入的峰峰值抖动为2ps。
  3. 所属分类:其它

    • 发布日期:2021-03-03
    • 文件大小:1048576
    • 提供者:weixin_38552305
  1. 低时间抖动的增益开关型被动调Q激光器

  2. 被动调Q激光器的输出抖动一般较大,为了降低这一输出时间抖动,同时实现激光器的小型化,可以根据增益开关工作原理,利用电源控制抽运功率密度变化,实现被动调Q情况下的增益开关。根据这一原理研制了环形激光二极管(LD)抽运增益开关调Q激光器。这种新型被动调Q激光器的输出能量为30 mJ,输出脉冲宽度约16 ns。实验中将传统的两套抽运源减少为一套,通过控制电源波形直接形成抽运功率的增益台阶脉冲,减少了影响时间跳动的因素。多发次统计测量结果表明,激光脉冲与电源输出外触发信号的时间抖动小于1 μs。根据测量
  3. 所属分类:其它

    • 发布日期:2021-02-26
    • 文件大小:1048576
    • 提供者:weixin_38692836
  1. 低功率抽运光纤参量振荡器的时钟提取抖动性能

  2. 采用两次光调制技术将非归零(NRZ)码数据转换成归零(RZ)码光信号后,利用光纤参量振荡器(FOPO)结构实现了较低光功率抽运下的参量波长转换和时钟提取功能。实验表明,对于波长转换间隔为1.6 nm的10 Gbit/s时钟提取,优化的输入抽运光功率范围是8~14 dBm;当输入信号的幅度抖动和相位抖动分别大于2.28 mV和3.5 ps时,该时钟提取系统可实现抖动抑制功能,其输入/输出抖动转移曲线斜率约为0.29和0.16。
  3. 所属分类:其它

    • 发布日期:2021-02-13
    • 文件大小:2097152
    • 提供者:weixin_38593380
« 12 3 4 5 6 7 8 9 10 ... 34 »