您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 常用运放电路集锦.pdf

  2. 常用的运放电路图一览。在电路设计中的标准运放电路集锦。
  3. 所属分类:专业指导

    • 发布日期:2009-09-12
    • 文件大小:391168
    • 提供者:wutonglxg
  1. 单电源运放在电路设计中的应用

  2. 所有的运算放大器都有两个电源引脚,一般在资料 中标识是VCC+和VCC一,但是有些时候它们的标识是 VCC+和GND,这是有些数据手册将这种标识的差异作为 单电源运放和双电源运放的区别。
  3. 所属分类:C++

    • 发布日期:2010-04-21
    • 文件大小:175104
    • 提供者:ideality0214
  1. 集成运放应用电路设计360例

  2. 每个例子都很有代表性,手把手教你集成运放的设计,非常适合初学者。也可作为电子工程师的参考书籍。希望大家早日成为优秀的电子工程师。
  3. 所属分类:专业指导

    • 发布日期:2011-01-13
    • 文件大小:6291456
    • 提供者:gaopeimin
  1. 运放的设计和应用

  2. (模拟电路)运放的设计和应用
  3. 所属分类:专业指导

    • 发布日期:2008-05-16
    • 文件大小:428032
    • 提供者:Aniat
  1. 单运放运用图集(电子竞赛资料)

  2. 单运放运用图集(电子竞赛资料) 单运放 运放 电路设计 模拟电路 竞赛资料
  3. 所属分类:专业指导

    • 发布日期:2012-01-01
    • 文件大小:546816
    • 提供者:ttedd
  1. 运放电路大全

  2. 改文档包含了几乎所有常用的运放设计电路,非常有参考价值
  3. 所属分类:硬件开发

    • 发布日期:2012-12-16
    • 文件大小:391168
    • 提供者:lishilao
  1. OP放大电路设计

  2. 实用电子电路设计丛书系列,运放电路设计,主要描述op放大器设计
  3. 所属分类:硬件开发

    • 发布日期:2014-08-26
    • 文件大小:9437184
    • 提供者:udking911
  1. 运放电路设计资料合集

  2. 运放电路设计资料合集运放电路设计资料合集运放电路设计资料合集运放电路设计资料合集运放电路设计资料合集
  3. 所属分类:讲义

    • 发布日期:2018-06-27
    • 文件大小:200278016
    • 提供者:liuqi3256797
  1. 硬件三人行,运放第2部《运放电路设计实战基础视频》学习笔记

  2. 硬件三人行,运放第2部《运放电路设计实战基础视频》学习笔记
  3. 所属分类:硬件开发

    • 发布日期:2018-09-20
    • 文件大小:1048576
    • 提供者:vesjh
  1. 集成运放电路设计原理图

  2. 集成运放电路设计原理图 一、集成电路及其特点 集成电路是利用氧化,光刻,扩散,外延,蒸铝等集成工艺,把晶体管,电阻,导线等集中制作在一小块半导体(硅)基片上,构成一个完整的电路。按功能可分为模拟集成电路和数字集成电路两大类,其中集成电路运算放......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:68608
    • 提供者:weixin_38676216
  1. 高速应用中电流反馈运放电路设计分析

  2. 本文是关于高速应用中电流反馈运放电路的设计分析。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:94208
    • 提供者:weixin_38532139
  1. 运放电路设计中无源元件的选择

  2. 以往我们的设计总是集中在运放本身的规范上,但常常是无源元件会成为系统性能的主要限制。本文将集中讨论在集成运放电路设计中,应如何正确地选择无源元件 ,以使运放电路获得较高的性能。
  3. 所属分类:其它

    • 发布日期:2020-08-11
    • 文件大小:417792
    • 提供者:weixin_38570406
  1. 硬件三人行,运放第3部《运放电路设计实战提高视频》学习笔记.pdf

  2. 硬件三人行,运放第3部《运放电路设计实战提高视频》学习笔记 硬件三人行,运放第3部《运放电路设计实战提高视频》学习笔记 硬件三人行,运放第3部《运放电路设计实战提高视频》学习笔记
  3. 所属分类:电信

    • 发布日期:2020-10-08
    • 文件大小:2097152
    • 提供者:tnt1991427
  1. 基于软件仿真验证的运放电路设计方法

  2. 集成运算放大器广泛应用于电子电路的设计中,可以进行信号的放大、运算(加、减、乘、除、对数、反对数、平方、开方等)、处理(调制)以及波形的产生和变换。积分器和滤波器就是运放器件辅以外围电路后的两种典型应用电路。当外围电路较为复杂时,输入/输出关系的表征就会变得较为繁琐和困难。Proteus 软件具有模拟电路、数字电路和单片机应用系统的设计和仿真功能,是目前能够对微处理器进行较好仿真的软件,真正实现了从概念到产品的设计。本文探讨了使用仿真软件设计电路的可行性,并给出了典型的电压反馈取样电路设计方法。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:397312
    • 提供者:weixin_38582506
  1. 基础电子中的如何选择运放电路设计中的无源元件

  2. 以往我们的设计总是集中在运放本身的规范上,但常常是无源元件会成为系统性能的主要限制。本文将集中讨论在集成运放电路设计中,应如何正确地选择无源元件 ,以使运放电路获得较高的性能。  电阻  最基本的电路元件是电阻,在电路中(不闭合的),电阻的特性是由欧姆定律V= IR来描述的。目前的大多数通用系统都是基于12位精度和特性的,这就要求能精确地定义212=4096个不同的电平,为了保证每个电平的唯一确定,必须使这些量中的每一个都精确到±1/2LSB。这就意味着在很多应用中,即使精确到±0.012% 的
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:242688
    • 提供者:weixin_38674124
  1. 如何选择运放电路设计中的无源元件

  2. 以往我们的设计总是集中在运放本身的规范上,但常常是无源元件会成为系统性能的主要限制。本文将集中讨论在集成运放电路设计中,应如何正确地选择无源元件,以使运放电路获得较高的性能。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:366592
    • 提供者:weixin_38635323
  1. 模拟技术中的基于D类音频系统中斩波运放电路的设计

  2. 引言   在D类音频放大器的运放电路设计中,信号的低谐波失真(TotalHarmonicdistortion)和噪声对运放的设计形成挑战。对于20~20KHz范围的音频信号而言,运放的失真主要是由电压失调和低频1/f噪声引起的。而CMOS工艺相对较高的1/f噪声和电压失调,使得这一问题尤为严重。当要求电路的失调电压低于1mV且输入等效噪声低于100nV/Hz时。普通的CMOS运放很难满足需求。而常见的静态失调消零技术,如trimming修调,虽然能很好地消除电压失调的影响,但是却不能降低1/f
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:228352
    • 提供者:weixin_38699302
  1. 电源技术中的高速应用中电流反馈运放电路设计分析

  2. 电流反馈放大器不受基本增益带宽积的限制,随着信号幅度的增加,带宽的损失非常小。因为可以在最小失真的条件下对大信号进行调节,这些放大器在非常高的频率下通常都具有优异的线性度。而电压反馈放大器的带宽随着增益的增加降低,电流反馈放大器在很宽的增益范围上维持其大部分带宽不变。   正因为如此,准确地说,电流反馈运放没有增益带宽积的限制。当然,电流反馈运放也不是无限快,其压摆率(Slew Rate)不受内部偏置电流的限制,但受三极管本身的速度限制。对给定的偏置电流,这就容许不用通常可能影响稳定性的正反
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:202752
    • 提供者:weixin_38705699
  1. 如何选择运放电路设计中的无源元件

  2. 以往我们的设计总是集中在运放本身的规范上,但常常是无源元件会成为系统性能的主要限制。本文将集中讨论在集成运放电路设计中,应如何正确地选择无源元件 ,以使运放电路获得较高的性能。  电阻  基本的电路元件是电阻,在电路中(不闭合的),电阻的特性是由欧姆定律V= IR来描述的。目前的大多数通用系统都是基于12位精度和特性的,这就要求能地定义212=4096个不同的电平,为了保证每个电平的确定,必须使这些量中的每一个都到±1/2LSB。这就意味着在很多应用中,即使到±0.012% 的误差和漂移,也能使
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:320512
    • 提供者:weixin_38641111
  1. 基于D类音频系统中斩波运放电路的设计

  2. 引言   在D类音频放大器的运放电路设计中,信号的低谐波失真(TotalHarmonicdistortion)和噪声对运放的设计形成挑战。对于20~20KHz范围的音频信号而言,运放的失真主要是由电压失调和低频1/f噪声引起的。而CMOS工艺相对较高的1/f噪声和电压失调,使得这一问题尤为严重。当要求电路的失调电压低于1mV且输入等效噪声低于100nV/Hz时。普通的CMOS运放很难满足需求。而常见的静态失调消零技术,如trimming修调,虽然能很好地消除电压失调的影响,但是却不能降低1/f
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:301056
    • 提供者:weixin_38670949
« 12 3 4 5 6 7 8 9 10 ... 41 »