点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 通用加法器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
微机课程设计
第一章(1分填空) 电子计算机的发展:电子管计算机、晶体管计算机、中小规模集成电路计算机、超大规模集成电路计算机、人工智能计算机 计算机按性能和价格分为巨型机、大型机、小型机、微型机 CPU由算术逻辑部件和控制部件两大主要部分组成,实现运算功能和控制功能。 微型计算机以微处理器为核心,由微处理器、存储器、输入输出设备和系统总线组成。 微型计算机系统以微型计算机为主体,配上系统软件和外设以后形成的。 第二章(5分填空,1个名词解释,1个简答,1个判断,1个分析) 8086从功能上分为两部分:总线
所属分类:
专业指导
发布日期:2004-10-15
文件大小:184320
提供者:
xxgcdzjs
4位二进制数乘法器的FPGA实现
乘法器是数字系统中的基本逻辑器件,在很多应用中都会出现如各种滤波器的设计、矩阵的运算等。乘法器的设计方法很多,和加法器一样它可以认为是一个组合电路。本实验借助于FPGA设计一个通用的4位乘法器,开发软件为Xilinx的ISE10。还需要安装第三方仿真软件,如ModelSim等,选用芯为Spartan2。通过对乘法器的设计明白FPGA开发的优越性和整个FPGA的开发流程。
所属分类:
硬件开发
发布日期:2009-05-17
文件大小:2097152
提供者:
tangyunduan
VHDL 程序举例打包,应该有你想要的
VHDL 程序举例 文件夹中包括下面程序 -------------------------------------------------------------------------------- NOTE:该程序参考FPGA中文网站 重要说明:不同软件对VHDL语法的支持范围是不一样的,以下程序中的某些语句可能不能运行在所有的软件平台之上,因此程序可能要作一些修改,同时务必注意阅读程序中的注释。以下部分程序为txt格式,请自行另存为vdh后缀的文件。有些EDA软件要求ENTITY的名称
所属分类:
网络攻防
发布日期:2009-07-23
文件大小:43008
提供者:
engddy
74系列芯片名称及解释
74系列芯片名称及解释 型号 内容 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动 器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09
所属分类:
嵌入式
发布日期:2009-07-27
文件大小:11264
提供者:
txwlltt
电子电路自动化设计实验指导书041
目 录 第一部分 实验开发系统硬件介绍 2 第二部分 实验开发系统软件介绍 5 第三部分 数字实验部分(CPLD/FPGA) 8 实验一 实验开发环境及入门实验 8 实验二 通用加法器的设计 23 实验三 扫描显示电路的驱动 24 实验四 键盘显示设计 25 实验五 7段数码管控制接口 30
所属分类:
硬件开发
发布日期:2009-09-12
文件大小:1048576
提供者:
wojia_love
计算机组成原理 练习题与答案 本科
本科生期末试卷十三 一、 选择题(每小题1分,共10分) 1. 计算机硬件能直接执行的只有______。 A.符号语言 B 机器语言 C 汇编语言 D 机器语言和汇编语言 2. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是______。 A.11001011 B.11010110 C.11000001 D.1100100 3. 运算器的主要功能是进行______。 A.逻辑运算 B.算术运算 C.逻辑运算与算术运算 D.初等 函数的运算 4. 某计算机字长16位,它的存贮
所属分类:
C
发布日期:2009-11-16
文件大小:3145728
提供者:
kdjfkljasdf
最佳精度定点运算的FPGA实现
多数通用的FPGA芯片仅支持整数和标准逻辑矢量的运算。而整数运算的数值表示的范围小、精度低,一般不能满足数字滤波器及数字控制器的计算精度要求,因此使得FPGA实现的高速数值计算、数值分析和信号处理等方面的应用受到了限制.为改善FPGA在数字信号处理方面的适应性问题,文中研究了如何用硬件描述语言来实现最佳精度定点数的数值运算算法,其中重点阐述了定点数的表示、定标、保持最佳精度的定点数运算法则以及如何用VHDL语言实现宽位最佳精度的定点加法器和乘法器,并扩展到定点减法器和除法器.
所属分类:
硬件开发
发布日期:2010-02-04
文件大小:202752
提供者:
pingguopi
74LS系列集成块功能介绍
74LS系列集成块功能介绍 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc
所属分类:
其它
发布日期:2010-03-29
文件大小:14680064
提供者:
xue041480
VHDL 程序举例,设计很多基础试验
最高优先级编码器、8位相等比较器 、优先编码器、8位大小比较器 、8位总线收发器:74245 (注2)、地址译码(for m68008) 、三人表决器(三种不同的描述方式) LED七段译码 (注1) 、多路选择器(使用if-else语句)、双2-4译码器:74139 、多路选择器(使用when-else语句)、汉明纠错吗编码器 、多路选择器(使用select语句)、汉明纠错吗译码器 、加法器描述 、四D74175 用状态机实现的计数器 、简单的锁存器、各种功能的计数器 、简单的12位寄存器 模
所属分类:
专业指导
发布日期:2010-05-15
文件大小:68608
提供者:
e21702924h
带进位的n位通用加法器 vhd源程序描述
带进位的n位通用加法器 vhd源程序描述 验证无误
所属分类:
专业指导
发布日期:2011-05-15
文件大小:669
提供者:
neuq50910
微机原理知识点(考试)
微机原理知识点(考试秘籍) 1、总线分为:数据总线DB、地址总线AB、控制总线CB 2、CPU两大组成部分:总线接口单元BIU和指令执行单元EU BIU包括:地址加法器、专用寄存器组、指令队列、总线控制电路 EU包括:算术逻辑运算单元、标志寄存器、通用寄存器、EU控制器
所属分类:
专业指导
发布日期:2011-06-01
文件大小:25600
提供者:
lychse
通用加法器VHDL编程
运用VHDL语言编写的通用加法器语句和vhdl的基本知识
所属分类:
硬件开发
发布日期:2011-10-20
文件大小:410
提供者:
hmshshrsh
通用加法器(741、1458)电路图
本文给大家分享了通用加法器(741、1458)电路图。
所属分类:
其它
发布日期:2020-07-27
文件大小:16384
提供者:
weixin_38639471
运算放大器组成加法器电路图
运算放大器组成加法器电路图,图中所示是用通用I型F004运放组成的加法器.加法器是指输出信号是几个输入信号之和的放大器,它分为倒
所属分类:
其它
发布日期:2020-10-25
文件大小:121856
提供者:
weixin_38717574
嵌入式系统/ARM技术中的一款32位嵌入式CPU的定点加法器设计
摘要:根据一块32位嵌入式CPU的400MHz主频的要求,结合该CPU五级流水线结构,并借鉴各种算法成熟的加法器,提出了一种电路设计简单、速度快、功耗低、版图面积小的32位改进定点加法器的设计方案,为后续浮点加法器的设计提供了很好的铺垫。 关键词:借鉴 改进 定点 加法器从CPU的指令执行频率上看,算术逻辑单元、程序计数器、协处理器是CPU中使用频率最多的模块,而加法器正是这些模块的核心部件,几乎所有的关键路径都与之有关,因而设计一种通用于这些模块的加法器是整个CPU设计中关键的一步。为此
所属分类:
其它
发布日期:2020-12-10
文件大小:83968
提供者:
weixin_38680764
嵌入式系统/ARM技术中的一款32位嵌入式CPU的定点加法器设
从CPU的指令执行频率上看,算术逻辑单元、程序计数器、协处理器是CPU中使用频率最多的模块,而加法器正是这些模块的核心部件,几乎所有的关键路径都与之有关,因而设计一种通用于这些模块的加法器是整个CPU设计中关键的一步。为此,笔者根据32位CPU的400MHz主频的要求,结合CPU流水线结构,借鉴各种算法成熟的加法器,提出一种电路设计简单、速度快、功耗低、版图面积小的32位改进定点加法器的设计方案。 1 设计思想 对于高性能CPU中使用的加法器,速度显然是第一位的,所以考
所属分类:
其它
发布日期:2020-12-08
文件大小:272384
提供者:
weixin_38727453
generic_full_adder_and_subtractor:SystemVerilog中的通用全加法器和减法器-源码
SystemVerilog中的n位全加法器和减法器
所属分类:
其它
发布日期:2021-03-21
文件大小:2048
提供者:
weixin_42169971
FPGA-LPLIB_ALU:具有算术和逻辑单元(例如加法器,计数器,lfsr,移位器和通用alu块)的VHDL设计存储库-源码
FPGA-LPLIB_ALU 具有算术和逻辑单元(例如加法器,计数器,lfsr,移位器和通用alu模块)的VHDL设计存储库。 目录 hdl/包含用于FPGA设计和测试平台的VHDL源。 list/包含* .lst文件,其中包含要编译的源路径。 用于Aldec Riviera-PRO,HDL模拟器的rundir_riviera/ rundir。 scr ipt_bash/通用bash脚本实用程序。 图书馆 lib.lplib_alu.lst lib.lplib_alu_verif.ls
所属分类:
其它
发布日期:2021-02-08
文件大小:29696
提供者:
weixin_42108054
通用加法器
通用加法器、电子技术,开发板制作交流
所属分类:
其它
发布日期:2021-02-03
文件大小:90112
提供者:
weixin_38658086
Coq用于浮点单元的通用环型加法器的可扩展验证
Coq用于浮点单元的通用环型加法器的可扩展验证
所属分类:
其它
发布日期:2021-03-28
文件大小:561152
提供者:
weixin_38547151
«
1
2
3
»