您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA嵌入式项目开发三位一体实战精讲

  2. 《FPGA嵌入式项目开发三位一体实战精讲》以项目背景为依托,通过大量实例,深入浅出地介绍了FPGA嵌入式项目开发的方法与技巧。全书共分17章,第1~3章为开发基础知识,简要介绍了FPGA芯片、编程语言以及常用开发工具,引导读者技术入门;第4~17章为应用实例,通过14个实例,详细阐述了FPGA工业控制、多媒体应用、消费电子与网络通信领域的开发原理、流程思路和技巧。实例全部来自于工程实践,代表性和指导性强,读者通过学习后举一反三,设计水平将得到快速提高,完成从入门到精通的技术飞跃。 《FPGA嵌
  3. 所属分类:硬件开发

    • 发布日期:2015-02-11
    • 文件大小:49283072
    • 提供者:wing58fly
  1. 通过EDA设计工具了解FPGA的设计流程

  2. 对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:252928
    • 提供者:weixin_38727062
  1. EDA/PLD中的通过EDA设计工具了解FPGA的设计流程

  2. 对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。     1)使用synplify pro对硬件描述语言编译并生成netlist     综合前要注意对器件的选择,方法是在project->implementation option中对要下载的器件和网表的生成情况进行选择。综合后的网表有两种: RTL级网表和门级网表(gate netlist),通过对网表的分析可以对设计的实现方式有初步的
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:108544
    • 提供者:weixin_38571453
  1. 通过EDA设计工具了解FPGA的设计流程

  2. 对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。     1)使用synplify pro对硬件描述语言编译并生成netlist     综合前要注意对器件的选择,方法是在project->implementation option中对要的器件和网表的生成情况进行选择。综合后的网表有两种: RTL级网表和门级网表(gate netlist),通过对网表的分析可以对设计的实现方式有初步的了解
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:261120
    • 提供者:weixin_38737366