点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 通过VHDL编程
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
VHDL实用教程VHDL实用教程
本书比较系统地介绍了VHDL 的基本语言现象和实用技术全书以实用和可操作 为基点简洁而又不失完整地介绍了VHDL 基于EDA 技术的理论与实践方面的知识 其中包括VHDL 语句语法基础知识第1 章第7 章逻辑综合与编程技术第9 章 有限状态机及其设计第10 章基于FPGA 的数字滤波器设计第11 章多种常用 的支持VHDL 的EDA 软件使用介绍第12 章VHDL 数字系统设计实践介绍第13 章和大学生电子设计赛题的VHDL 应用介绍第14 章全书列举了大量VHDL 设 计示例其中大部分经第1
所属分类:
硬件开发
发布日期:2009-05-24
文件大小:4194304
提供者:
ma_ya_dong
基于VHDL语言的8259设计
用vhdl语言实现8259功能的程序,论文、相关资料另上传。 上传文件包括vhd程序和scf波形仿真文件,全部编译仿真成功。 可实现8259全部功能: 具有8级优先权控制,通过级联可扩展至64级 每一级都可通过编程实现屏蔽或开放 能向CPU提供相应的中断类型号 可通过编程编辑中断工作模式 8080/8086兼容
所属分类:
嵌入式
发布日期:2009-06-20
文件大小:30720
提供者:
ccmmok
用vhdl实现8259设计
alter公司的程序,去除了注释等。 另加上了本人搞得仿真波形图,编译仿真全部通过。 再加本人上传的8259a中文说明书即可很好的理解其原理。 不求其他,如果能给其他人一些帮助更好。
所属分类:
嵌入式
发布日期:2009-06-22
文件大小:26624
提供者:
ccmmok
VHDL实用教程-----潘松 王国栋
本书比较系统地介绍了VHDL 的基本语言现象和实用技术全书以实用和可操作 为基点简洁而又不失完整地介绍了VHDL 基于EDA 技术的理论与实践方面的知识 其中包括VHDL 语句语法基础知识第1 章第7 章逻辑综合与编程技术第9 章 有限状态机及其设计第10 章基于FPGA 的数字滤波器设计第11 章多种常用 的支持VHDL 的EDA 软件使用介绍第12 章VHDL 数字系统设计实践介绍第13 章和大学生电子设计赛题的VHDL 应用介绍第14 章全书列举了大量VHDL 设 计示例其中大部分经第1
所属分类:
硬件开发
发布日期:2009-06-30
文件大小:4194304
提供者:
bitwzj
用VHDL语言仿真闹钟设计
用VHDL语言仿真闹钟设计,通过VHDL语言进行编程实现闹钟的功能
所属分类:
嵌入式
发布日期:2009-06-30
文件大小:295936
提供者:
cjlsk
VHDL 使用教程(潘松 王国栋编著)
本书比较系统地介绍了VHDL 的基本语言现象和实用技术全书以实用和可操作 为基点简洁而又不失完整地介绍了VHDL 基于EDA 技术的理论与实践方面的知识 其中包括VHDL 语句语法基础知识第1 章第7 章逻辑综合与编程技术第9 章 有限状态机及其设计第10 章基于FPGA 的数字滤波器设计第11 章多种常用 的支持VHDL 的EDA 软件使用介绍 和大学生电子设计赛题的VHDL 应用介绍 第12 章VHDL 数字系统设计实践介绍第13 章第14 章全书列举了大量VHDL 设 计示例 都通过了附
所属分类:
硬件开发
发布日期:2009-07-04
文件大小:4194304
提供者:
jintaodu
向串口发送一组字符串,“welcome"
本程序是通过Quartus ii 编程实现与PC机的串口进行通信,可通过串口精灵进行调试。当FPGA实验板上电后,打开串口,就会接收到字符串”welcome"。
所属分类:
硬件开发
发布日期:2009-07-15
文件大小:1048576
提供者:
yqf19870727
VHDL&VerilogHDL简明教程.
在本章开始我们了解一下什么是硬件描述语言以及数字系统设计中的一些基本概念。在 设计中,FPGA、CPLD 等可编程器件得到了越来越多的应用,其一是因为这些器件可以在其 中实现许多分立元器件实现的功能,这样就缩小了电路板的面积;其二,这些器件的可编程 使得设计可以随时变更,而不需要重新布线制板。当我们的设计验证通过之后,如果需要大 批量生产时候,我们可以把可编程器件中的设计交给半导体厂商进行流片,这样可以大大降 低生产成本,如果设计的芯片有较好的通用性,我们还可以去出售自己设计的芯片了。EDA
所属分类:
嵌入式
发布日期:2009-08-06
文件大小:830464
提供者:
lpyzckl
《VHDL实用教程》(潘 松 王国栋 编著)PDF文件(完整的)
本书比较系统地介绍了VHDL 的基本语言现象和实用技术全书以实用和可操作 为基点简洁而又不失完整地介绍了VHDL 基于EDA 技术的理论与实践方面的知识 其中包括VHDL 语句语法基础知识第1 章第7 章逻辑综合与编程技术第9 章 有限状态机及其设计第10 章基于FPGA 的数字滤波器设计第11 章多种常用 的支持VHDL 的EDA 软件使用介绍第12 章VHDL 数字系统设计实践介绍第13 章和大学生电子设计赛题的VHDL 应用介绍第14 章全书列举了大量VHDL 设 计示例其中大部分经第1
所属分类:
硬件开发
发布日期:2009-09-24
文件大小:4194304
提供者:
jianxin882000
利用VHDL语言和图形法设计的数字电子钟论文
通过可编程器件CPLD实现数字电子钟 ,主要利用VHDL语言和图形法在Max+plusII软件中完成电子钟主要单元的设计和调试,论文中包含每个单元的介绍和源程序,程序也已经过硬件测试
所属分类:
专业指导
发布日期:2010-04-01
文件大小:345088
提供者:
xkz2008
利用VHDL编程实现跑马灯
通过调试,并且已经在FPGA开发板上实现
所属分类:
硬件开发
发布日期:2010-06-20
文件大小:1024
提供者:
getmoreinformation
VHDL设计算术逻辑单元
通过VHDL编程实现ALU基本功能,然后显示在两个七段数码管上
所属分类:
其它
发布日期:2011-11-18
文件大小:1048576
提供者:
g19920917
VHDL语言例程集锦
这是VHDL语言编程的一些经典的例子和写法,对于初学者有很好的学习和借鉴作用,通过文档中一些例子的深入学习和理解,自身的VHDL编程能力会得到质的提升
所属分类:
硬件开发
发布日期:2013-03-27
文件大小:284672
提供者:
wm4477
基于VHDL的sdram设计
FPGA实现对SDRAM的读写控制。采用VHDL编程,已通过调试。编写易重用,可以更改地址长度,适合任意大小的SDRAM
所属分类:
硬件开发
发布日期:2013-05-12
文件大小:3145728
提供者:
wuchao_1991
通过VHDL实现计时器
通过EDA实现计时,通过VHDL语言编程,生成模块,加入输入输出,已达到计时的效果。
所属分类:
数据库
发布日期:2013-06-16
文件大小:254976
提供者:
u011089588
VHDL编程的一些心得体会
VHDL是由美国国防部为描述电子电路所开发的一种语言,其全称为(Very High Speed Integrated Circuit) Hardware Descr iption Language。 与另外一门硬件描述语言Verilog HDL相比,VHDL更善于描述高层的一些设计,包括系统级(算法、数据通路、控制)和行为级(寄存器传输级),而且VHDL具有设计重用、大型设计能力、可读性强、易于编译等优点逐渐受到硬件设计者的青睐。但是,VHDL是一门语法相当严格的语言,易学性差,特别是对于刚开
所属分类:
其它
发布日期:2009-02-07
文件大小:117760
提供者:
softfox
基于vhdl的七人表决器.zip
基于quartus Ⅱ的vhd代码,可以进行联合仿真。编译后生成test bench文件,通过付出值的方法,通过仿真查看成果如何
所属分类:
硬件开发
发布日期:2020-07-04
文件大小:30720
提供者:
qq_30486175
基于VHDL的数字系统层次化设计方法
通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
所属分类:
其它
发布日期:2020-08-31
文件大小:215040
提供者:
weixin_38701340
基于VHDL的数字系统层次化设计方法
通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
所属分类:
其它
发布日期:2020-10-17
文件大小:215040
提供者:
weixin_38728555
EDA/PLD中的采用可编程逻辑器件实现自动交通控制系统
采用可编程逻辑器件实现自动交通控制系统 西安邮电学院 罗朝霞 随着微电子技术的迅猛发展,可编程逻辑器件从20世纪70年代发展至今,其结构、工艺、集成度、功能、速度、性能等方面都在不断的改进和提高;另外,电子设计自动化EDA技术的发展又为可编程逻辑器件的广泛应用提供了有力的工具。目前,在数字系统设计中,已经可以借助EDA工具通过软件编程对可编程逻辑器件的硬件结构和工作方式进行重构,从而使得硬件设计兼有软件设计的灵活性和便捷性。本文介绍一种用Altera公司的可编程逻辑器件EPM7032,在M
所属分类:
其它
发布日期:2020-12-09
文件大小:91136
提供者:
weixin_38525735
«
1
2
3
4
5
6
7
8
9
10
»