您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 逻辑实现PCS模块

  2. 前面介绍到使用cmu通道来实现transceiver功能,必须使用用户逻辑来实现pcs功能。图1是StratixIVGX器件Transceiver的数据路径框图,上半部分灰色是发送通道的数据路径,下半部分蓝色是接收通道数据路径。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:47104
    • 提供者:weixin_38665490
  1. 一种新的10GBASE-KR物理编码子层的变速箱设计

  2. 10GBASE-KR变速箱的功能是实现156.25 MHz下66 bit数据与644.53 MHz下16 bit数据之间的通信。该文在深入研究万兆以太网物理编码子层(Physical Coding Sublayer ,PCS)的功能以及变速箱原理的基础上,提出一种新的变速箱实现方法,将其分成读写数据转换和异步FIFO(First In First out)两个模块,完成发送通道和接收通道的设计。该方法有效减少了存储器的数目,使存储器数目由原来的528个减少到82个。本设计使用Verilog硬件描
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:456704
    • 提供者:weixin_38674763