点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 逻辑钟
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
数字电子钟逻辑电路设计.doc
目录 一、设计简介•••••••••••••••••••••••••••••••••••••••••••••••••••••••••2 二、设计任务•••••••••••••••••••••••••••••••••••••••••••••••••••••••••3 三、数字钟实物图•••••••••••••••••••••••••••••••••••••••••••••••••••••4 四、各组成单元的电路及工作原理••••••••••••••••••••••••••••••••••••••
所属分类:
专业指导
发布日期:2009-06-10
文件大小:372736
提供者:
zihuanglaiye
VHDL语言数字钟(含秒表)设计
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
所属分类:
嵌入式
发布日期:2009-06-17
文件大小:187392
提供者:
engsl3400
数字钟的设计(数字逻辑课程设计)
数字逻辑的课程设计——数字钟的设计 附有总电路图和各部分电路的电路图
所属分类:
专业指导
发布日期:2009-07-06
文件大小:464896
提供者:
snser
数字逻辑实验报告---数字钟
本系统作为一个数字钟系统,具有显示时、分、秒,校时和整点报时的功能;对于校时功能,可以对小时,分和秒单独校时,输入方式为手动输入;对于整点报时的功能,时钟在整点时开始报时,报时一分钟后停止。
所属分类:
专业指导
发布日期:2009-07-07
文件大小:154624
提供者:
yolandayi
数字电路课程设计 数字钟
关于数字逻辑电路课设的数字钟电路图,完整电路及部分电路
所属分类:
专业指导
发布日期:2009-07-12
文件大小:428032
提供者:
zhengxf11
数字钟的设计电路 包含整点报时 校时电路 闹钟
整点报时 利用组合逻辑电路设计 EWB仿真 计时芯片采用74LS90,具有整点报时 校时和闹钟功能
所属分类:
嵌入式
发布日期:2009-07-30
文件大小:11264
提供者:
pennyttyy
基于数字逻辑电路的数字钟的设计
本次设计中数字钟基于纯数字逻辑电路,包括振荡器、分频器、计数器、译码器、显示器等基本部分,每个部分都能实现功能。
所属分类:
专业指导
发布日期:2009-08-25
文件大小:508928
提供者:
csww21
数字电路数字钟课程设计
数字逻辑电路,数字钟课程设计,包括设计目的调试过程及体会等
所属分类:
专业指导
发布日期:2009-09-01
文件大小:277504
提供者:
song123zheng
数字逻辑钟的课程设计
详细的介绍了数字电路逻辑钟的各个组成部分,本资源为数字电路课程设计任务。
所属分类:
专业指导
发布日期:2009-12-20
文件大小:1048576
提供者:
akprincejj
数字逻辑 课程设计 多功能数字钟
1.1 设计目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟,而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法,且由于数字钟包括组合逻辑电路和时叙电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的
所属分类:
专业指导
发布日期:2009-12-20
文件大小:816128
提供者:
qq784954642
数字钟的可编程逻辑器件实现
完整的Quartus工程,实现数字钟的全部功能,计时、整点报时、任意时刻报时、可调闹铃
所属分类:
硬件开发
发布日期:2009-12-29
文件大小:495616
提供者:
engineer_wstt
数字逻辑数字钟的课程设计报告
数字逻辑数字钟的课程设计报告,希望大家指正。应该很好吧!
所属分类:
专业指导
发布日期:2010-01-03
文件大小:136192
提供者:
yuwenrui2009
数字逻辑课程设计《数字钟的设计》报告和电路图
此压缩包为数字逻辑课程设计的《数字钟》的设计。里面包括详细的报告设计过程 和 详细的电路图,以及每一步的详细参数,对要进行《数字钟》设计的很有帮助!
所属分类:
专业指导
发布日期:2010-01-04
文件大小:537600
提供者:
yangyi2083334
数字逻辑课程实习设计
数字逻辑 课程实习的 数字时钟的设计。具有可以从00:00:00到23:59:59的跳动。
所属分类:
专业指导
发布日期:2010-01-06
文件大小:207872
提供者:
linzhiqiang0514
数字逻辑 课程设计 VHDL 多功能数字钟(1)
数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我根据我老师的设计自己改编的,内部结构变化挺大的,功能也比较全。 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒。 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,k=1,进入“小时”校准状态,之后按下“k=1”则进入“分”校准状态,继续按下“k=1”则进入“调秒”状态,第三次按下“k键”又恢复到正常计时显示状态。 (1)“小时”
所属分类:
专业指导
发布日期:2010-01-06
文件大小:233472
提供者:
ktboy0502
数字逻辑 课程设计 VHDL 多功能数字钟(2)
数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我同学根据老师那个改编的,功能很强大!同时免费赠送设计报告以及.scf .vhd文件 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,按下“set键”,进入“小时”校准状态,之后按下“k键”则进入“分”校准状态,继续按下“k键”则进入“秒复零”状态,第三次按下“k键”又恢复到正常计时
所属分类:
专业指导
发布日期:2010-01-06
文件大小:154624
提供者:
ktboy0502
数字逻辑 课程设计 VHDL 多功能数字钟
数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我老师的设计,网上很难找到,但设计的很绝!已有设计报告 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,按下“set键”,进入“小时”校准状态,之后按下“k键”则进入“分”校准状态,继续按下“k键”则进入“秒复零”状态,第三次按下“k键”又恢复到正常计时显示状态。 (1)“小时”校准
所属分类:
专业指导
发布日期:2010-01-06
文件大小:98304
提供者:
ktboy0502
面向计算机科学的数理逻辑
面向计算机科学的数理逻辑 陆钟万 PDF
所属分类:
专业指导
发布日期:2010-01-14
文件大小:3145728
提供者:
wheniwasaboy
《数字逻辑》实习报告
基础性数字电路设计:365进制计数器 实习目的 熟悉EDA软件的使用,用EDA软件来实现电路的仿真;掌握时序逻辑电路的设计和调试方法;熟悉集成计数器的使用并学会设计简单计数器的技能。 实习任务和要求 设计一个计数器,能实现365进制的计数功能,并用数码管进行显示。 综合性数字电路设计:病房呼叫装置 实习目的 熟悉EDA软件的使用,用EDA软件来实现电路的仿真;熟悉病房呼叫装置的工作过程;掌握优先编码器的逻辑功能和使用方法;学习综合性数字电路的设计、调试及故障排除方法。 数字电子系统设计:数字钟
所属分类:
嵌入式
发布日期:2010-01-24
文件大小:261120
提供者:
sxy8872
基于Multisim系统的数字钟课程设计
基本要求: 1. 设计一个有“时”、“分”、“秒”(23小时59分59秒)显示且有校时功能的电子钟。 2. 用中小规模集成电路组成电子钟,并在Multisim中进行组装、调试。 3. 画出框图和逻辑电路图,写出设计、实验总报告。 扩展功能: 1. 闹钟系统(上午7点59分发出闹时信号,持续时间为1min) 2. 整电报时.在59分51秒,53秒,55秒,57秒输出500Hz音频信号,在59分59秒输出1kHz信号,音响持续1秒,在1kHZ音响结束时刻为整点.
所属分类:
专业指导
发布日期:2010-05-11
文件大小:739328
提供者:
liyuesimon
«
1
2
3
4
5
6
7
8
9
10
»