您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种带有增益提高技术的高速CMOS运算放大器设计

  2. 设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:1048576
    • 提供者:weixin_38665822
  1. 采用折叠式共源共栅结构实现高速CMOS全差分运算放大器的设计

  2. “随着数/模转换器(DAC)、模/数转换器(ADC)的广泛应用,高速运算放大器作为其  部件受到越来越广泛的关注和研究。速度和  是模拟集成电路的2个重要指标,然而速度的提高取决于运放的单位增益带宽及单极点特性并相互制约,而  则与运放的直流增益密切相关。在实际应用中需要针对运放的特点对这2个指标要进行折衷考虑。  1运放结构与选择  根据需要,本文设计运算放大器需要在较低的电压下能有大的转换速率、快的建立时间,同时要折衷考虑增益与频率特性及共模抑制比(CMRR)和电源抑制比(PSRR)等性能。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:165888
    • 提供者:weixin_38645373