您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 锁相环(PLL)系统,鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF

  2. 锁相环技术原理 锁相环(PLL)系统,鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF)
  3. 所属分类:C++

    • 发布日期:2009-08-13
    • 文件大小:553984
    • 提供者:hu10900
  1. 锁相环路工作原理pdf文件

  2. 锁相环路 PLL是一个能够跟踪输入信号位相变化 ,以消除频率误差为目的的闭环自动控制系统 ,锁相环路 PLL主要由鉴相器 PD、 环路滤波器 LF和压控振荡器 VCO组成 ,工作原理主要是频率牵引和位相锁定。PLL在无 线电技术的许多领域 ,如调制与解调、 频率合成、 数字同步系统等方面得到了广泛的应用 ,已经成为现代模拟与数 字通信系统中不可缺少的基本部件。
  3. 所属分类:C++

    • 发布日期:2009-08-21
    • 文件大小:207872
    • 提供者:shiyonghfut
  1. 数字锁相环,dpll

  2. 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器,申明:这个程序也是我下载的,不过同步时间按可以控制,而且有点小毛病,我就不改正了,方便大家自己学习
  3. 所属分类:专业指导

    • 发布日期:2009-12-01
    • 文件大小:4096
    • 提供者:lihongfei_sky
  1. 武汉理工大学高频课程设计

  2. 武汉理工大学高频课程设计 5个 调幅机 鉴频器 鉴相器 收音机 乘积型
  3. 所属分类:专业指导

    • 发布日期:2010-01-26
    • 文件大小:2097152
    • 提供者:wei314090812
  1. 二阶锁相环解调时鉴相器的输出信号结构

  2. 高效的调制和解调技术对数据传输具有重要的意义。该文在已有的EBPSK传输系统基础上,详细讨论了EBPSK信号采用二阶锁相环解调时鉴相器的输出信号结构。首先通过建立锁相环的线性化模型,对比分析了不同阻尼系数的相位阶跃误差响应和矩形相位误差响应,推导了理想状态下鉴相器输出的波形表达式。其次在包含窄带高斯噪声的条件下研究了EBPSK信号解调的最佳积分限取值,给出了相应的仿真结果。分析表明,在一定的信噪比条件下,只要锁相环能由捕获状态恢复到跟踪状态,就能保证EBPSK信号的有效解调
  3. 所属分类:嵌入式

    • 发布日期:2010-04-19
    • 文件大小:244736
    • 提供者:eeicc
  1. 数字电视调谐器中鉴频鉴相器与电荷泵的研究与设计

  2. 学术论文 在各种结构的锁相环结构中,尤以电荷泵锁相环应用最为广泛,这是由于电荷泵锁相环的捕获范围大……
  3. 所属分类:专业指导

    • 发布日期:2010-05-10
    • 文件大小:1048576
    • 提供者:yirunlinda
  1. pic18f6722控制鉴相器ad4106

  2. 基于汇编语言的,使用PIC18F6722单片机控制鉴相器AD4106的程序的
  3. 所属分类:硬件开发

    • 发布日期:2011-01-15
    • 文件大小:8192
    • 提供者:lchao141
  1. 中频采样正交鉴相的研究

  2. 选用合适的中频频率和采样频率, 用高速A/ D 转换器直接对中频号进行采样, 交替采 集到同相分量I 和正交分量Q, 然后经过贝塞尔内插运算, 获得每一次采样对应缺少的Q 或I 分量, 最 后经I、Q 分离完成正交鉴相, 从而大幅度提高正交鉴相器的相位精度。
  3. 所属分类:电信

    • 发布日期:2011-03-31
    • 文件大小:109568
    • 提供者:xzp279671691
  1. 锁相环快速锁定的动态鉴频鉴相器

  2. 一种用于锁相环快速锁定的动态鉴频鉴相器(传统PFD死区分析)的文档
  3. 所属分类:嵌入式

    • 发布日期:2012-05-12
    • 文件大小:757760
    • 提供者:lw1957625
  1. 基于FPGA的可消除高频非线性的动态分频鉴相器

  2. 提出了一种可消除高频非线性的动态分频鉴相器的结构和实现方法,输入信号经波形变换后,利用FPGA进行分频,并通过8位拨码开关来设置1~255不同的分频系数,分频后通过数字鉴相器、低通滤波器和调理放大电路实现鉴相。这种设计不仅大大提高了鉴相范围和灵敏度,而且消除了高频非线性化现象。实验表明,该数字鉴相器输入频率范围200 kHz~100 MHz,鉴相范围-510 π~+510 π,线性度优于±1.5%,同时具有根据不同应用需求进行动态分频的特点。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:527360
    • 提供者:weixin_38746926
  1. 一种具有新型延时单元的鉴频鉴相器设计

  2. 鉴频鉴相器是电荷泵锁相环的关键模块。死区表征鉴频鉴相器对两个输入信号最小相位差的鉴别能力,会使锁相环的杂散特性恶化,是鉴频鉴相器主要的设计考虑之一。基于TSMC 0.18 μm RF CMOS工艺,设计了一款具有新型延时单元的无死区鉴频鉴相器。该延时单元基于传输门及反相器设计,利用3位数字控制,实现8种不同的复位延时,可灵活配置,有效消除死区。其具备占用面积小、结构简单、易扩展和易移植等特点。仿真结果表明,设计的鉴频鉴相器具备消除死区的能力,能够应用于锁相环电路。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:599040
    • 提供者:weixin_38659374
  1. 鉴相器频率对调频连续波信号线性度影响

  2. 本文介绍了一种通过快速改变锁相环分频器分频比,来产生线性调频信号的频率综合器,并对影响其扫描线性度的因素进行了分析。此方法拥有频率精度高、易于调试以及线性度好等特点,适于用作车载雷达信号源。本文首先甩ADS软件对系统进行仿真,基于仿真结果,分析了鉴相器频率对产生信号的调频线性度的影响。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:316416
    • 提供者:weixin_38567962
  1. 工业电子中的电机锁相转速控制系统的鉴相器

  2. 鉴相器是电机锁相环速度控制系统的关键部分。按照信号形式,可将鉴相器分为模拟锁相环、模数混合锁相环、数字锁相环和软件锁相环,在电机控制领域目前采用较多的是模数混合锁相环和数字锁相环。随着数字信号处理器运算速度和可编程逻辑器件集成度的大幅提高,使得软件锁相环计算周期足够短,促进了电机软件锁相环速度控制的应用。在电子锁相环中,由于vco没有惯性,存在频率误差时可以通过鉴相器产生的瞬时频差电压使环路入锁。对于小惯量电机的转速控制,可以采用鉴相器使系统人锁;但对于惯性较大的电机,由于受系统带宽的限制,将可
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:66560
    • 提供者:weixin_38718307
  1. 高精度锁相环verilog代码实现-包含testbench

  2. 该代码实现的锁相环电路,其精度根据testbench中设置的reference_signal的频率,可以达到皮秒级。代码层次为2级,主module调用了鉴相器模块和振荡器模块。目前testbench中设置的锁定频率为333MHz,锁定后相位差3ps。可以修改testbench以达到所需要的频率。
  3. 所属分类:电信

    • 发布日期:2020-12-09
    • 文件大小:3072
    • 提供者:laapat
  1. 多相关器结构GNSS码鉴相器最优化设计

  2. 调制信号的抗多径和无模糊跟踪是现代全球导航卫星系统接收机码环设计中需要解决的两个重要问题。提出了一种基于优化算法的码鉴相器设计方法,该方法使用多相关器结构,以组合权值为优化变量,根据无模糊跟踪要求给出了约束条件。以多径包络面积为目标函数建立了非线性最优化问题,提出了一种基于曲线赋形技术的优化初值设置方法。仿真结果表明,与传统的鉴相器相比,所设计的鉴相器具有更好的抗多径性能,且能实现对二进制偏移载波调制信号的无模糊跟踪。
  3. 所属分类:其它

    • 发布日期:2021-03-17
    • 文件大小:1048576
    • 提供者:weixin_38631331
  1. 一种新型高精度DLL鉴相器设计

  2. 本文从研究静态相位误差对DLL(Delay-Locked Loop)环路的影响入手,基于Hogge和Alexander结构鉴相器,设计了一款用于30相500MHz DLL的新型高精度鉴相器.与传统的线性鉴相器和二进制鉴相器相比,文中提出的新型鉴相器电路既具有理想线性鉴相器的特点,又解决了电荷泵开启死区的问题,消除了电流舵结构的电荷泵因电流失配带来的静态相位误差.对该鉴相器电路进行0.13μm CMOS工艺下的版图实现,版图之后的仿真结果显示:该鉴相器能正确鉴别1ps以上的相位延迟差,鉴相的精度高
  3. 所属分类:其它

    • 发布日期:2021-02-22
    • 文件大小:575488
    • 提供者:weixin_38643212
  1. OKI(900)型手机信号发射电路中鉴相器的噪声仿真

  2. OKI(900)型手机信号发射电路中鉴相器的噪声仿真、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:145408
    • 提供者:weixin_38558054
  1. 基于ADS的取样鉴相器分析

  2. 介绍了取样锁相环的基本原理和常见实现方式,基于ADS软件对取样鉴相器的理想电路模型和常见取样鉴相器的实际电路模型进行了仿真,实测的取样脉冲显示该电路模型可以较为准确地仿真取样鉴相器的工作特性,根据仿真结果分析了取样鉴相器匹配电路及取样脉冲对称性对取样锁相环性能和稳定性的影响,给出了优化取样锁相环设计的方法。关键词: ADS; 取样脉冲; 取样鉴相器; 取样锁相环
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:1048576
    • 提供者:weixin_38690095
  1. 高性能CMOS鉴频鉴相器和电荷泵的设计

  2. 在最近几代通信系统设计中,锁相环已经成为实现频率合成器的标准方法。采用TSMC 0.18 μm CMOS工艺,设计了一款应用在芯片级铷原子钟3.4 GHz激励源中的鉴频鉴相器和电荷泵电路。鉴频鉴相器由两个边沿触发、带复位的D触发器和一个与门组成。为了消除死区,在复位支路又加入了延时单位。电荷泵采用电流镜结构设计,有效地抑制了电流失配,进一步降低了输出信号的噪声。测试结果表明,在电源电压为1.8 V,电荷泵电流为50 μA时,充放电电流最大失配仅为2.2 μA,输出相位噪声为-145 dBc/Hz
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:2097152
    • 提供者:weixin_38547397
  1. 电机锁相转速控制系统的鉴相器

  2. 鉴相器是电机锁相环速度控制系统的关键部分。按照信号形式,可将鉴相器分为模拟锁相环、模数混合锁相环、数字锁相环和软件锁相环,在电机控制领域目前采用较多的是模数混合锁相环和数字锁相环。随着数字信号处理器运算速度和可编程逻辑器件集成度的大幅提高,使得软件锁相环计算周期足够短,促进了电机软件锁相环速度控制的应用。在电子锁相环中,由于vco没有惯性,存在频率误差时可以通过鉴相器产生的瞬时频差电压使环路入锁。对于小惯量电机的转速控制,可以采用鉴相器使系统人锁;但对于惯性较大的电机,由于受系统带宽的限制,将可
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:65536
    • 提供者:weixin_38738506
« 12 3 4 5 6 7 8 9 10 »