点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 针对DDR2-800和DDR3的PCB信号完整性设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计.包括涉及阻抗,层叠,拓扑,时序等设计方案与分析。
所属分类:
专业指导
发布日期:2010-03-12
文件大小:1048576
提供者:
zklion
针对DDR2-800和DDR3的PCB信号完整性设计 英文版
本文章主要涉及到对DDR2 和DDR3 在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些 是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB 层数,特别是4 层板的情况下的相关技术,其中一些设 计方法在以前已经成熟的使用过。
所属分类:
硬件开发
发布日期:2011-08-18
文件大小:563200
提供者:
bkfeng
针对DDR2-800和DDR3的PCB信号完整性设计(中文版)
本文章主要涉及到对DDR2 和DDR3 在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些 是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB 层数,特别是4 层板的情况下的相关技术,其中一些设 计方法在以前已经成熟的使用过。
所属分类:
硬件开发
发布日期:2011-08-18
文件大小:1048576
提供者:
bkfeng
针对DDR2-800和DDR3的PCB信号完整性设计.doc
针对DDR2-800和DDR3的PCB信号完整性设计.doc
所属分类:
硬件开发
发布日期:2012-07-19
文件大小:1048576
提供者:
tuoyunfeng
针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计,指导DDR的高速PCB设计!
所属分类:
硬件开发
发布日期:2013-02-16
文件大小:1048576
提供者:
paladinding
Layout 設計參考
针对DDR2-800和DDR3的PCB信号完整性设计
所属分类:
硬件开发
发布日期:2013-02-28
文件大小:1048576
提供者:
lujin772002
针对DDR2-800和DDR3的PCB信号完整性设计
主要涉及到对DDR2和DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术
所属分类:
硬件开发
发布日期:2013-04-07
文件大小:1048576
提供者:
lajifm
针对DDR2-800和DDR3的PCB信号完整性设计
资源共用一下
所属分类:
硬件开发
发布日期:2013-04-12
文件大小:1048576
提供者:
jomerwj
针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计
所属分类:
其它
发布日期:2013-04-23
文件大小:1048576
提供者:
sunghui
针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计
所属分类:
电子商务
发布日期:2013-05-27
文件大小:712704
提供者:
torrestang
针对DDR2-800和DDR3的PCB信号完整性设计
对DDR2-800和DDR3的PCB信号完整性设计给出参考,有一定的参考价值
所属分类:
嵌入式
发布日期:2014-01-24
文件大小:1048576
提供者:
pretty_he720
针对DDR2-800和DDR3的PCB信号完整性设计
本文章主要涉及到对 DDR2 和 DDR3 在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些 是具有相当大的挑战性的。文章重点是讨论在尽可能少的 PCB 层数,特别是 4 层板的情况下的相关技术,其中一些设 计方法在以前已经成熟的使用过
所属分类:
硬件开发
发布日期:2017-09-19
文件大小:1048576
提供者:
u010285122
针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计,可以帮助可靠性设计
所属分类:
硬件开发
发布日期:2018-10-18
文件大小:1048576
提供者:
tianyahappy_w
针对DDR2-800和DDR3的PCB信号完整性设计
本文章主要涉及到对DDR2和DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术,其中一些设计方法在以前已经成熟的使用过。 1. 介绍 目前,比较普遍使用中的DDR2的速度已经高达800 Mbps,甚至更高的速度,如1066 Mbps,而DDR3的速度已经高达1600 Mbps。对于如此高的速度,从PCB的设计角度来讲,要做到严格的时序匹配,以满足波形的完整性,这里
所属分类:
其它
发布日期:2021-01-19
文件大小:1048576
提供者:
weixin_38526612