点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 锁相环、PLL
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
锁相环PLL原理与应用
主要内容锁相环基本原理 一、锁相环基本组成 二、鉴相器(PD) 三、压控振荡器(VCO) 四、环路滤波器(LPF) 五、固有频率ωn和阻尼系数的物理意义 六、同步带和捕捉带
所属分类:
C++
发布日期:2009-07-21
文件大小:235520
提供者:
skyellow
PLL锁相环仿真工具
先进的锁相环仿真工具,给出电路、元件参数、相噪指标、锁定时间等参数
所属分类:
嵌入式
发布日期:2011-01-18
文件大小:3145728
提供者:
hybrend
锁相环的原理和应用.ppt
介绍锁相环电路的组成、基本工作原理。讨论锁相环(PLL)电路的各种实际应用和电路
所属分类:
专业指导
发布日期:2011-05-09
文件大小:201728
提供者:
shizq
PLL_锁相环的ADS_仿真
PLL_锁相环的ADS_仿真、详细实例讲解如何用ADS进行锁相环的仿真与设计
所属分类:
电信
发布日期:2012-04-08
文件大小:617472
提供者:
fengjianfenghndx1234
为什么要有锁相环?锁相环的作用是什么
锁相环路是一种反馈控制电路,简称锁相环(PLL)。许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成。 锁相环特点是:用外......
所属分类:
其它
发布日期:2020-07-18
文件大小:35840
提供者:
weixin_38623080
锁相环CD4046应用介绍
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。
所属分类:
其它
发布日期:2020-08-11
文件大小:200704
提供者:
weixin_38539053
EDA/PLD中的基于锁相环的频率合成电路设计
0 引言 锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字
所属分类:
其它
发布日期:2020-10-20
文件大小:258048
提供者:
weixin_38639615
模拟技术中的改进型CMOS电荷泵锁相环电路的应用设计
导读:本文首先介绍了锁相环系统的工作原理,其次重点分析了传统电荷泵电路存在的一些不理想因素,并在此基础上,提出了一种改进型的电荷泵电路,减小了锁相环的相位误差。此外,通过设计倍频控制模块,扩大了锁相环的锁频范围。 本文设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。 设计了一种倍频控制单元,通过编程锁频倍数和压控振荡器延迟单元的跨导,有效扩展了锁相
所属分类:
其它
发布日期:2020-10-20
文件大小:322560
提供者:
weixin_38673909
基于锁相环的频率合成电路设计
锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字PLL器件,它们
所属分类:
其它
发布日期:2020-10-18
文件大小:541696
提供者:
weixin_38680671
模拟技术中的基于一种实现快速锁定的锁相环的研究
摘要:本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间。本文提出的PLL设计,在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(TSPC)结构、差分电荷泵电路实现。经过Spectre仿真,改进后的锁相环锁定时间减少为改进前时的1/2。 1 引言 锁相环(PLL)是模拟电路中的一个重要模块,本文研究的是广泛使用的电荷泵型锁相环(CPPLL)。锁相环电路通过比较参考输入和输出反馈信号的频率/相位,并将
所属分类:
其它
发布日期:2020-11-08
文件大小:227328
提供者:
weixin_38589774
IDT 可编程多锁相环时钟生成器新
IDT近日推出可编程多锁相环时钟生成器新系列。该产品弥补了基于EEPROM平台的前期IDT可编程时钟的不足,采用了先进的多锁相环(PLL)架构,整合了多功能。兼容JTAG的IEEE 1149.1a接口计时设备迎合了设计者和制造商的需求。缘于该可编程时钟生成器新系列产品的高性能,使得其能广泛应用于通讯、数字消费及工业市场。 该产品采用的创新3相PLL架构包括超高预分频器、乘法器及VCO达1GHz的输出分路器,3相PLL设计使得其能从单一的输入频率生成任何比率的频率。两组内部PLL均包括了可选扩频
所属分类:
其它
发布日期:2020-12-09
文件大小:45056
提供者:
weixin_38745003
RFID技术中的如何调试锁相环频率合成器 (图)
引言---无线电系统会因为各种各样的原因而采用基于锁相环(PLL)技术的频率合成器。PLL的好处包括:(1)易于集成到IC中。(2)无线信道间隔中的灵活性。(3)可获得高性能。(4)频率合成器外形尺寸较小。---本文向读者介绍PLL应用中颇具价值的注意事项和使用技巧。 PLL概述---简单的PLL由频率基准、相位检波器、电荷泵、环路滤波器和压控振荡器(VCO)组成。基于PLL技术的频率合成器将增加两个分频器:一个用于降低基准频率,另一个则用于对VCO进行分频。而且,将相位检波器和电荷泵组合在
所属分类:
其它
发布日期:2020-12-13
文件大小:118784
提供者:
weixin_38628243
通信与网络中的一种精确的锁相环IP模块行为级建模
1 引言 随着SOC时代的到来,无论是芯片的复杂度还是规模都给集成电路设计者带来了巨大的挑战,而更大的困难却在于他们如何能够快速、精确地将各个IP应用到自己的设计当中。而正是由于各种IP、模块的大量应用,对设计中所需的IP、模块进行仿真、验证并能快速地将各个模块整合在一起,关键在于:SOC不仅包含大规模的数字模块、而且包含同样至关重要的模拟IP,数字模块可以通过硬件描述语言Verilog或VHDL来进行行为描述,而模拟IP如若仍沿用晶体管级的仿真策略,就会成为整个SOC的仿真、验证的瓶颈。
所属分类:
其它
发布日期:2020-12-13
文件大小:84992
提供者:
weixin_38652196
锁相环电路
锁相环的组成和工作原理1.锁相环的基本组成许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称
所属分类:
其它
发布日期:2021-02-03
文件大小:107520
提供者:
weixin_38635684
基于一种实现快速锁定的锁相环的研究
摘要:本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间。本文提出的PLL设计,在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(TSPC)结构、差分电荷泵电路实现。经过Spectre仿真,改进后的锁相环锁定时间减少为改进前时的1/2。 1 引言 锁相环(PLL)是模拟电路中的一个重要模块,本文研究的是广泛使用的电荷泵型锁相环(CPPLL)。锁相环电路通过比较参考输入和输出反馈信号的频率/相位,并将
所属分类:
其它
发布日期:2021-01-20
文件大小:274432
提供者:
weixin_38633083
改进型CMOS电荷泵锁相环电路的应用设计
导读:本文首先介绍了锁相环系统的工作原理,其次重点分析了传统电荷泵电路存在的一些不理想因素,并在此基础上,提出了一种改进型的电荷泵电路,减小了锁相环的相位误差。此外,通过设计倍频控制模块,扩大了锁相环的锁频范围。 本文设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。 设计了一种倍频控制单元,通过编程锁频倍数和压控振荡器延迟单元的跨导,有效扩展了锁相
所属分类:
其它
发布日期:2021-01-20
文件大小:727040
提供者:
weixin_38728555
锁相环在调制和解调中的应用及概念解析
1.锁相环的基本组成许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环通常由鉴
所属分类:
其它
发布日期:2021-01-20
文件大小:142336
提供者:
weixin_38612437
什么叫锁相环(PLL)?锁相环的基本原理
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。 一个典型的锁相环(PLL)系统,是由鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF)三个基本电路组成,如图1, 图1 一、鉴相器(PD) 构成鉴相器的电路形式很多,这里仅介绍实验中用到的两种鉴相器。 1.异或门鉴相器 异或门的逻辑真值表示于表1,图2是逻辑符
所属分类:
其它
发布日期:2021-01-20
文件大小:122880
提供者:
weixin_38609732
ADI:驱动高压锁相环频率合成器电路的VCO
锁相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。 图1.锁相环框图 图1所示为基于PLL的频率合成器框图。VCO生成输出信号。通过PLL将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相
所属分类:
其它
发布日期:2021-01-20
文件大小:238592
提供者:
weixin_38592847
基于锁相环的频率合成电路设计
0 引言 锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字
所属分类:
其它
发布日期:2021-01-19
文件大小:232448
提供者:
weixin_38719702
«
1
2
3
4
5
6
7
8
9
10
...
20
»