您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 锁相环电路的基本组成

  2. 锁相环电路的基本组成.pdf 很好的模拟电路资料
  3. 所属分类:专业指导

    • 发布日期:2009-09-01
    • 文件大小:176128
    • 提供者:wuj00
  1. 常用的锁相环电路原理图

  2. 经过改进常用的锁相环电路!共享出来给大家分享下!
  3. 所属分类:专业指导

    • 发布日期:2010-03-23
    • 文件大小:3145728
    • 提供者:xiadianlutu
  1. 锁相环电路设计 英文

  2. 锁相环电路设计 很好的英文技术文档,对于想学锁相环的人来说是很有用的
  3. 所属分类:专业指导

    • 发布日期:2010-05-25
    • 文件大小:8388608
    • 提供者:ahuzhanbo
  1. Protel 99 SE仿真实例----典型锁相环电路的仿真

  2. Protel 99 SE仿真实例----典型锁相环电路的仿真
  3. 所属分类:嵌入式

    • 发布日期:2009-03-03
    • 文件大小:1048576
    • 提供者:trrosary
  1. 锁相环电路的工作原理

  2. 本文总结了锁相环电路的工作方式,详细讲述了各部分的输入输出。
  3. 所属分类:专业指导

    • 发布日期:2009-03-18
    • 文件大小:447488
    • 提供者:magic149162
  1. 锁相环电路设计和调试心得

  2. 这是我在学习锁相环电路方面积累的技术心得,现在拿出来和大家分享,呵呵,希望大家喜欢!
  3. 所属分类:专业指导

    • 发布日期:2010-11-30
    • 文件大小:79872
    • 提供者:zhaoqich
  1. 锁相环电路及原理应用

  2. 介绍PLL锁相环电路及原理应用,数字锁相环及CAD
  3. 所属分类:专业指导

    • 发布日期:2010-08-26
    • 文件大小:3145728
    • 提供者:DY200101
  1. 锁相环电路信号完整性分析.pdf

  2. 论文论述了从锁相环电路的系统级参数估计到各部分电路信号完整性分析的完 整流程,在此基础上,文章最后提出了噪声优化的方法,为进一步的研究工作提供 的较好的参考
  3. 所属分类:专业指导

    • 发布日期:2010-07-15
    • 文件大小:1048576
    • 提供者:zyyang_fudan
  1. 锁相环电路的基本概念及应用研究

  2. 锁相环电路的基本概念及应用研究 锁相环电路的基本概念及应用研究
  3. 所属分类:专业指导

    • 发布日期:2011-09-30
    • 文件大小:247808
    • 提供者:dxpprotel
  1. 模拟锁相环电路锁定检测问题解答

  2. 模拟锁相环电路锁定检测问题解答 1.PLL锁定有那些检测方法,它们特点是什么? 一种是最为简单的数字检测,它利用输入参考的分频信号与VCO反馈的分频信号,在PFD里鉴相的结果,通过连续结果时钟周期检测到鉴相的脉宽小于某值,作为锁定的有效判决规则。这种检......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:43008
    • 提供者:weixin_38617196
  1. 浅谈锁相环电路的模拟锁定检测问题

  2. 本文介绍了浅谈锁相环电路的模拟锁定检测问题
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:43008
    • 提供者:weixin_38718413
  1. 改进型的CMOS电荷泵锁相环电路

  2. 本文设计了一种高性能CMOS电荷泵锁相环电路,通过对传统电荷泵电路的改进,提高了充放电电流的匹配性,有效抑制了锁相环输出的相位偏差,提高了环路的稳定性。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:730112
    • 提供者:weixin_38682279
  1. 模拟技术中的改进型CMOS电荷泵锁相环电路的应用设计

  2. 导读:本文首先介绍了锁相环系统的工作原理,其次重点分析了传统电荷泵电路存在的一些不理想因素,并在此基础上,提出了一种改进型的电荷泵电路,减小了锁相环的相位误差。此外,通过设计倍频控制模块,扩大了锁相环的锁频范围。   本文设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。   设计了一种倍频控制单元,通过编程锁频倍数和压控振荡器延迟单元的跨导,有效扩展了锁相
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:322560
    • 提供者:weixin_38673909
  1. 模拟技术中的改进型的CMOS电荷泵锁相环电路

  2. 导读:本文设计了一种高性能CMOS电荷泵锁相环电路,通过对传统电荷泵电路的改进,提高了充放电电流的匹配性,有效抑制了锁相环输出的相位偏差,提高了环路的稳定性。   锁相环(phase-locked loop,PLL)是一个闭环负反馈系统,能够准确地产生一系列与参考频率同相位的频率信号,是现代通信及电子领域中必不可少的系统之一,通常被用于频率合成、同步信号产生、时钟恢复以及时钟产生等。电荷泵锁相环(charge pump phase-locked loop,CPPLL)因其自身所具有的开环增益大
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:323584
    • 提供者:weixin_38599231
  1. 锁相环电路

  2. 锁相环是一种控制晶振使其相对于参考信号保持恒定相位的电路,在数字通信系统中使用比较广泛。目前微处理器或DSP集成的片上锁相环,主要作用则是通过软件实时地配置片上外设时钟,提高系统的灵活性和可靠性。此外,由于采用软件可编程锁相环,所设计的系统处理器外部允许较低的工作频率,而片内经过锁相环微处理器提供较高的系统时钟。这种设计可以有效地降低系统对外部时钟的依赖和电磁干扰,提高系统启动和运行的可靠性,降低系统对硬件的设计要求。   TMS320F28l2处理器的片上晶振和锁相环模块为内核及外设提供时钟
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:232448
    • 提供者:weixin_38730389
  1. EDA/PLD中的采用VHDL设计的全数字锁相环电路设计

  2. 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。   0  引言   全数字锁相环(DPLL) 由于避免了模拟锁相环存在的温度漂移和易受电压变化影响等缺点。从而具备可靠性高、工作稳定、调节方便等优点。在调制解调、频率合成、FM立体声解码、图像处理等各个方面得到广泛的应用。随着电子设计自动化(EDA) 技术的发展,采用大规模可编程逻辑器件(如CPLD 或FPGA) 和VHDL
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:297984
    • 提供者:weixin_38601390
  1. 工业电子中的快速锁相环电路

  2. 本节所介绍的电路主要是借鉴“BangBang控制”的思想,采用全通和全关的方法,对电机逆变桥进行控制。由于TC9242最终稳速后,APC和AFC的理想输出应为2.5V。因此,整个系统相当一个闭环反馈系统,先给定一个参考电压(2.5V),然后使锁相环输出APC和AFC快速收敛于参考电压(2.5V),以使系统锁相稳速,电路的具体实现框图如图1所示:   图1 电机快速锁相稳速原理框图   如图1所示,当电机转速低于锁定转速时,UP和UF均为2.5V,经10倍放大后,UAP和UAF均为+15V
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:137216
    • 提供者:weixin_38632146
  1. 锁相环电路

  2. 锁相环的组成和工作原理1.锁相环的基本组成许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:107520
    • 提供者:weixin_38635684
  1. 基于相位控制技术的时钟恢复系统的PLL锁相环电路设计

  2. 基于相位控制技术的时钟恢复系统的PLL锁相环电路设计、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:242688
    • 提供者:weixin_38682518
  1. 改进型的CMOS电荷泵锁相环电路

  2. 导读:本文设计了一种高性能CMOS电荷泵锁相环电路,通过对传统电荷泵电路的改进,提高了充放电电流的匹配性,有效抑制了锁相环输出的相位偏差,提高了环路的稳定性。   锁相环(phase-locked loop,PLL)是一个闭环负反馈系统,能够准确地产生一系列与参考频率同相位的频率信号,是现代通信及电子领域中必不可少的系统之一,通常被用于频率合成、同步信号产生、时钟恢复以及时钟产生等。电荷泵锁相环(charge pump phase-locked loop,CPPLL)因其自身所具有的开环增益大
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:731136
    • 提供者:weixin_38687928
« 12 3 4 5 6 7 8 9 10 ... 37 »