您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 布线规则.txt

  2. 3 1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。 2. 元器件放置 2.1 在系统电路原理图中: a) 划分数字、模拟、DAA电路及其相关电
  3. 所属分类:硬件开发

    • 发布日期:2019-05-23
    • 文件大小:14336
    • 提供者:qq_33237941
  1. 如何提高PCB抗干扰能力

  2. 电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。(1) 能用低速芯片就不用高速的,高速芯片用在关键地方。(2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。电子工程师如何降低噪声与电磁干扰,这里有30条实践经验(3) 尽量为继电器等提供某种形式的阻尼。(4) 使用满足系统要求的最低频率时钟。(5) 时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳要接地。(6) 用地线将时钟区圈起来
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:65536
    • 提供者:weixin_38741531
  1. 降低噪声与电磁干扰的30条经验

  2. 电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。   (1) 能用低速芯片就不用高速的,高速芯片用在关键地方。   (2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。   (3) 尽量为继电器等提供某种形式的阻尼。   (4) 使用满足系统要求的频率时钟。   (5) 时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳要接地   (6)  用地线将时钟区圈起来,时钟线尽
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:64512
    • 提供者:weixin_38639089
  1. 如何提高PCB抗干扰能力

  2. 电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。   (1) 能用低速芯片就不用高速的,高速芯片用在关键地方。   (2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。   电子工程师如何降低噪声与电磁干扰,这里有30条实践经验(3) 尽量为继电器等提供某种形式的阻尼。   (4) 使用满足系统要求的频率时钟。   (5) 时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:64512
    • 提供者:weixin_38665804