您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ADC809的运用及电路

  2. ADC809的运用及电路很全面 ADC0809引脚图与接口电路 A/D转换器芯片ADC0809简介 8路模拟信号的分时采集,片内有8路模拟选通开关,以及相应的通道抵制锁存用译码电路,其转换时间为100μs左右。 图9.8 《ADC0809引脚图》 1. ADC0809的内部结构 ADC0809的内部逻辑结构图如图9-7所示。 图9.7 《ADC0809内部逻辑结构》 图中多路开关可选通8个模拟通道,允许8路模拟量分时输入,共用一个A/D转换器进行转换,这是一种经济
  3. 所属分类:硬件开发

    • 发布日期:2010-08-06
    • 文件大小:87040
    • 提供者:zhuangqianzheng
  1. 零延迟时钟定时技术简介

  2. 零延迟指的是时钟频率合成器能够提供与时钟参考源边沿对齐的输出信号,其应用包括许多同步系统,如SONET和SDH网络、高速网络服务器、网络线路卡以及用于W-CDMA和Wi-Fi的基带定时等。   零延迟架构   集成零延迟时钟频率合成器至少需要三个构建模块(见图1)。第一个构建模块是锁相环(PLL),它可以是常见的模拟类型或较新型的全数字设计。第二个构建模块是具有匹配传播延迟的两个(或更多)输出驱动器。第三个构建模块是PLL反馈路径中的可变延迟元件。此外,零延迟架构要求从合成器输出到关联目标器
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:524288
    • 提供者:weixin_38682054
  1. 零延迟时钟定时技术简介

  2. 零延迟指的是时钟频率合成器能够提供与时钟参考源边沿对齐的输出信号,其应用包括许多同步系统,如SONET和SDH网络、高速网络服务器、网络线路卡以及用于W-CDMA和Wi-Fi的基带定时等。   零延迟架构   集成零延迟时钟频率合成器至少需要三个构建模块(见图1)。个构建模块是锁相环(PLL),它可以是常见的模拟类型或较新型的全数字设计。第二个构建模块是具有匹配传播延迟的两个(或更多)输出驱动器。第三个构建模块是PLL反馈路径中的可变延迟元件。此外,零延迟架构要求从合成器输出到关联目标器件的
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:651264
    • 提供者:weixin_38703906