点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 静电释放ESD
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
PCB的设计方法和抗ESD设计规则.pdf
在电子产品设计中必须遵循抗静电释放的设计规则,本文介绍静电释放(ESD)产生的原理, 以及机箱、屏蔽层、接地、布线设计等诸多设计规则,它们有助于预防并解决静电释放产生 的危害,值得中国电子设备设计工程师认真研究和学习。
所属分类:
专业指导
发布日期:2010-05-21
文件大小:214016
提供者:
xayaya
电子设备中的抗ESD设计规则
电子设备中的抗ESD设计规则 在电子产品设计中必须遵循抗静电释放的设计规则,本文介绍静电释放(ESD)产生的原理,以及机箱、屏蔽层、接地、布线设计等诸多设计规则,它们有助于预防并解决静电释放产生的危害,值得中国电子设备设计工程师认真研究和学习。
所属分类:
电信
发布日期:2012-09-15
文件大小:49152
提供者:
favinfeng
静电释放ESD
静电释放讲义,静电产生原理,怎么预防等。
所属分类:
其它
发布日期:2012-07-03
文件大小:2097152
提供者:
shaokang1229163
静电释放(ESD)设计中静电保护的几种方法
我们如何对静电产生的危害进行防护呢?在进行静电防护设计时通常分三步走:防止外部电荷流入电路板而产生损坏;防止外部磁场对电路板产生损坏;防止静电场产生的危害。在ESD设计中我们会采用以下方法中的一种或几种来进行静电保护。
所属分类:
其它
发布日期:2020-07-23
文件大小:57344
提供者:
weixin_38721398
电子设备中抗 ESD设计规则
在电子产品设计中必须遵循抗静电释放的设计规则,本文介绍静电释放(ESD)产生的原理,以及机箱、屏蔽层、接地、布线设计等诸多设计规则,它们有助于预防并解决静电释放产生的危害,值得中国电子设备设计工程师认真研究和学习。
所属分类:
其它
发布日期:2020-07-22
文件大小:142336
提供者:
weixin_38732740
电子设备中电路板布局、布线和安装的抗ESD设计规则
在电子产品设计中必须遵循抗静电释放的设计规则,本文介绍静电释放(ESD)产生的原理,以及机箱、屏蔽层、接地、布线设计等诸多设计规则,它们有助于预防并解决静电释放产生的危害,值得中国电子设备设计工程师认真研究和学习。
所属分类:
其它
发布日期:2020-07-21
文件大小:143360
提供者:
weixin_38735182
PCB中抗ESD的设计
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。合理的PCB 设计可以减少故障检查及返工所带来的不必要成本。文章从分层、恰当的布局布线和安装等方面介绍了PCB 中的抗ESD 设计。
所属分类:
其它
发布日期:2020-07-21
文件大小:102400
提供者:
weixin_38562626
PCB板设计时抗ESD的方法大全
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。
所属分类:
其它
发布日期:2020-07-18
文件大小:79872
提供者:
weixin_38682279
设计PCB时抗静电放电(ESD)的方法
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。
所属分类:
其它
发布日期:2020-07-31
文件大小:78848
提供者:
weixin_38724535
优化HB LED使用寿命 ESD保护元件扛重任
延长使用寿命已成为加速高亮度发光二极体(HBLED)固态照明发展的新要件。透过妥善选择静电释放(ESD)保护元件,与优化相关电路设计可有效延长产品使用寿命。
所属分类:
其它
发布日期:2020-10-20
文件大小:181248
提供者:
weixin_38682406
PCB技术中的在PCB板的设计当中抗ESD的方法与分析
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能
所属分类:
其它
发布日期:2020-11-12
文件大小:81920
提供者:
weixin_38743481
PCB技术中的设计PCB时防范ESD的方法
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能
所属分类:
其它
发布日期:2020-11-11
文件大小:80896
提供者:
weixin_38735541
PCB技术中的如何在设计PCB时增强防静电ESD功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。 来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多
所属分类:
其它
发布日期:2020-11-10
文件大小:63488
提供者:
weixin_38710524
PCB技术中的PCB抄板如何增强防静电ESD功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。 来自人体、环境甚至电PCB抄板子设备内部的静PCB抄板电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器PCB抄板件中的触发器锁死;短路反偏的PN结;短路正PCB抄板向偏置的PN结;PCB抄板熔化有源器件内PCB抄板部的焊接线或铝线。
所属分类:
其它
发布日期:2020-11-07
文件大小:64512
提供者:
weixin_38692184
PCB技术中的设计PCB时抗静电放电(ESD)的方法
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很
所属分类:
其它
发布日期:2020-11-25
文件大小:80896
提供者:
weixin_38516804
PCB技术中的设计PCB时抗ESD的方法
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很
所属分类:
其它
发布日期:2020-12-13
文件大小:79872
提供者:
weixin_38655987
设计PCB时抗静电放电(ESD)的方法
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很
所属分类:
其它
发布日期:2021-01-20
文件大小:79872
提供者:
weixin_38752897
设计PCB时防范ESD的方法
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能
所属分类:
其它
发布日期:2021-01-19
文件大小:79872
提供者:
weixin_38635323
在PCB板的设计当中抗ESD的方法与分析
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。 在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能
所属分类:
其它
发布日期:2021-01-19
文件大小:80896
提供者:
weixin_38576045
PCB抄板如何增强防静电ESD功能
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。 来自人体、环境甚至电PCB抄板子设备内部的静PCB抄板电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器PCB抄板件中的触发器锁死;短路反偏的PN结;短路正PCB抄板向偏置的PN结;PCB抄板熔化有源器件内PCB抄板部的焊接线或铝线。
所属分类:
其它
发布日期:2021-01-19
文件大小:64512
提供者:
weixin_38530415
«
1
2
3
»