您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 面向60 GHz系统的多码率LDPC分层译码器的设计

  2. 针对60 GHz通信系统中的IEEE 802.11ad标准,提出了一种双层同步迭代式多码率LDPC分层译码器的结构。利用码率越低LDPC校验矩阵越为稀疏的特点,将所有码率下的校验矩阵压缩到单一检验矩阵,以便支持LDPC多码率译码。同时,使用分层译码算法,有效减少迭代次数。基于推荐结构,在Vertex-6 FPGA上实现了支持IEEE 802.11ad标准的4种码率的LDPC译码器,LUTs资源使用量为34%,最高净吞吐率达到3.507 Gb/s。比较结果表明,推荐结构有着低复杂度、高吞吐率的特点
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:358400
    • 提供者:weixin_38637884