点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 频率源、pll
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
航空HF电台测试系统跳频信号源的实现
航空HF电台是航空通信系统的重要组成部分,担负着空空、空地之间的远程通信,关系到空空、空地之 间的通信安全。通过分析航空HF电台测试和控制需求,提出基于“DDS + PLL”的检测仪跳频信号源的设计方 案,介绍跳频信号源中频率合成单元电路工作原理和工作流程,分析跳频信号源各频率合成单元的输出频率的计 算方法。测试结果表明,该跳频信号源具有频率稳定度高、频率分辨率高、抗干扰能力强和频率转换时间短等优 点。
所属分类:
专业指导
发布日期:2010-05-22
文件大小:448512
提供者:
woshiww19870627
ADF4350低相噪频率合成器 在射频无线通信设备中的应用
现代射频和微波电子系统中要求频率源具有高频低相噪,且具有可靠性好、体积小、功耗低的特点。ADF4350频率合成器具有全集成、低相位噪声的优点,内置片上VCO(压控振荡器)与PLL(锁相环),可以工作在极宽的连续频率范围内,广泛 用于无线基础设备及测试设备,无线LAN,CATV和时钟发生器中。本文简要介绍了ADF4350的主要功能,详细给出了基于 ADF4350用作直接变换调制器以及和ADuC812,ADSP一21xx的接口连接的设计方案。
所属分类:
C++
发布日期:2011-03-07
文件大小:354304
提供者:
lincheng99
基于FPGA的PLL频率合成器设计
应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。
所属分类:
iOS
发布日期:2011-07-30
文件大小:320512
提供者:
lyj437727815
频率源学习好资料
一本频率源的经典好书,值得学习。讲解很全面,你绝对不后悔哦
所属分类:
硬件开发
发布日期:2012-08-16
文件大小:3145728
提供者:
fafa0873
基于DDS+PLL的X—Band信号源设计
将DDS和PLL技术结合起来,采用DDS直接激励PLL的混合频率合成方案完成了X波段微波变频信号源的设计,一定程度上解决了频率分辨率、频率转换速度和相位噪声的问题,并完成了实机研制、系统联调试验和测试。结果表明,输出信号的频谱和相噪特性良好,达到了预期的要求。
所属分类:
其它
发布日期:2020-07-30
文件大小:82944
提供者:
weixin_38723027
基于HMC704LP4的一种X波段跳频源的设计方案
摘要:基于小数分频锁相环HMC704LP4设计了一种X波段跳频源,具有相位噪声低、杂散低、体积小的特点。针对指标要求拟定设计方案,简述设计过程,给出设计参数,对关键指标进行分析仿真,并给出测试曲线。 随着雷达、电子侦察与对抗、通信等领域技术的发展,对频率源提出了越来越高的要求,主要表现在高频率、低相噪、低杂散、小步进、宽频带、小体积等方面。频率合成技术作为系统实现高性能指标的关键技术之一,包括四种合成方式:直接模拟式频率合成、锁相频率合成(PLL)、直接数字式频率合成(DDS)和混合式频率
所属分类:
其它
发布日期:2020-10-20
文件大小:191488
提供者:
weixin_38713203
毫米波低相噪捷变频高分辨率雷达频率源设计
设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s
所属分类:
其它
发布日期:2020-10-20
文件大小:202752
提供者:
weixin_38617846
电子系统中合成频率源基于PLL技术设计方案
频率源是现代射频和微波电子系统的心脏,其性能直接影响整个电子系统的功能,成为非常重要的部件。频率源分为二大类:自激振荡源和合成频率源。常见的自激振荡源有晶体振荡器、腔体振荡器、介质振荡器、压控振荡器、YIG振荡器和波形发生器等。这些频率源的输出频率范围、调谐带宽、近端相噪等各不相同。合成频率源的主要优点是频率稳定度高,尤其是相位噪声低,有的甚至比原子钟的相噪还低,使用灵活、控制方便、性能优越。而缺点是成本高、技术难度大。现代工程设计中对频率源的频率稳定度、精确度、频率范围等技术指标的要求越来越高
所属分类:
其它
发布日期:2020-10-18
文件大小:343040
提供者:
weixin_38606019
基于FPGA的PLL频率合成器
应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。
所属分类:
其它
发布日期:2020-10-26
文件大小:250880
提供者:
weixin_38719643
采用PLL技术的合成频率源设计
频率源分为二大类:自激振荡源和合成频率源。常见的自激振荡源有晶体振荡器、腔体振荡器、介质振荡器、压控振荡器、YIG振荡器和波形发生器等。这些频率源的输出频率范围、调谐带宽、近端相噪等各不相同。合成频率源的主要优点是频率稳定度高,尤其是相位噪声低,有的甚至比原子钟的相噪还低,使用灵活、控制方便、性能优越。而缺点是成本高、技术难度大。现代工程设计中对频率源的频率稳定度、精确度、频率范围等技术指标的要求越来越高。要满足现代电子系统的这些要求在很多情况下必须使用频率合成技术。
所属分类:
其它
发布日期:2020-10-24
文件大小:404480
提供者:
weixin_38681646
单片机与DSP中的一种基于DDS和PLL技术本振源的设计与实现
0 引 言 频率合成技术作为现在电子系统中的一种关键技术,已广泛应用于通信、雷达、电子对抗、定位导航、广播电视、遥测遥控、仪器仪表等许多领域并得到了快速的发展,它是用一个或多个高稳定、高精确度的标准频率源作为参考,通过对频率进行加、减、乘、除等一系列变换,从而产生同样高稳定度和精确度的大量离散频率的技术。频率合成器的实现方式有4种:直接模拟频率合成器(DAS)、锁相环频率合成器(PLL)、直接数字频率合成器(DDS)和混合结构(PLL+DDS)。其中,第1种已很少使用,第2~4种都有广泛的
所属分类:
其它
发布日期:2020-11-11
文件大小:258048
提供者:
weixin_38667697
EDA/PLD中的基于FPGA的PLL频率合成器设计
摘 要:应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。 频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的关键因素之一。本文结合FPG
所属分类:
其它
发布日期:2020-11-10
文件大小:199680
提供者:
weixin_38563871
RFID技术中的基于锁相环的频率合成器的设计
随着现代电子技术的发展,具有高稳定性和准确度的频率源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。高性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频率合成技术占有越来越重要的地位。由一个或几个高稳定度、高准确度的参考频率源通过数字锁相频率合成技术可获得高品质的离散频率源。 1 锁相环频率合成器的原理 1.1 锁相环原理 锁相环(PLL)是构成频率合成器的核心部件。主要由相位比较器(PD)、压控振荡器(VCO)、环路滤波器(LP)和参考频
所属分类:
其它
发布日期:2020-11-30
文件大小:73728
提供者:
weixin_38696339
RFID技术中的AT89C2051控制LMX2332的频率合成器
摘要:LMX2332是美国国家半导体公司生产的集成数字锁相环(PLL)电路。文章介绍了利用单片机AT89C2051控制数字锁相环LMX2332及压控振荡器JTOS-150实现低噪声频率源的方法,该方法可通过改变AT89C2051的程序得到不同频率的信号。 关键词:AT89C2051;单片机;锁相环;LMX2332;频率合成器1 引言数字式频率合成器能提供长期频率稳定度与短期频率稳定度都比较高且杂波少的信号输出,而且,波道数目多、体积小、易于数字化和集成化。数字锁相环构成的数字式频率合成器是
所属分类:
其它
发布日期:2020-12-10
文件大小:64512
提供者:
weixin_38616330
单片机与DSP中的用AD9850激励的锁相环频率合成器
摘 要: 提出了一种DDS和PLL相结合的频率合成方案,介绍了DDS芯片AD9850的基本工作原理、性能特点及引脚功能,给出了以AD9850作为参考信号源的锁相环频率合成器实例,并对该频率合成器的硬件电路和软件编程进行了简要说明。关键词: DDS 锁相环 频率合成器 数据寄存器 以DDS(直接数字合成)激励的PLL(锁相环)频率合成器,是用DDS作为参考信号源,将DDS和PLL组合在一起的一种独特的频率合成器方案。它综合了DDS和PLL频率合成器的优点,具有极高的频率分辨率、极短的换
所属分类:
其它
发布日期:2020-12-08
文件大小:174080
提供者:
weixin_38660295
嵌入式系统/ARM技术中的双环路集成锁相频率合成器MBl5U36原理
1 引言 随着无线电技术的迅猛发展,雷达、导航、宇宙飞行、导弹及空间探索工作都需要高稳定度、高精度的频率源。锁相振荡源具有频率稳定度高、相位噪声低、易于集成等突出优点,因而成为通信、雷达、武器制导和电子测量仪器等系统的核心部件。在射频及微波系统中,采用串行码数据输入的数字式电荷泵频率合成器,外接压控振荡器(VCO)和环路滤波器,即可组成锁相(PLL)频率源。它具有电路设计简单、功耗低、可灵活编程控制分频比来调整锁相环路的工作频率等优点,在3GHz以下均可方便地直接构成PLL振荡源。目前,具有代
所属分类:
其它
发布日期:2020-12-08
文件大小:148480
提供者:
weixin_38663415
单片机控制DDS芯片设计可控数字频率源
摘要:介绍了DDS(直接数字频率合成)芯片AD9852的工作原理、性能和在频率测量领域中利用AD9852设计出数字可控的频率源。关键词:DDS技术;分辨率;频率源引言---频率合成技术从20世纪30年代末开始建立,迄今为止,已有近70年的历史,频率合成器也已成为电子系统中不可缺少的标准部件。基本的频率合成技术有直接式频率合成(DS)和锁相式频率合成(PLL)等几种。锁相式频率合成又称为间接式频率合成,输出频带宽可达上千兆赫,频率分辨率到赫兹量级,但是由于非线性器件引入的杂波成分较多而且很复杂,所
所属分类:
其它
发布日期:2021-02-03
文件大小:152576
提供者:
weixin_38645266
采用PLL技术的合成频率源设计
摘要:介绍分频锁相频率合成技术。通过对锁相环工作过程及相位噪声等的基本原理的分析,采用PLL技术成功设计了1.8GHz锁相频率源。在该锁相源中分频鉴相器采用ADI公司的ADF4118,VCO采用M/A-COM公司的ML081100-01850,低通环路采用三阶RC低通滤波器。其相位噪声为-75dBc/kHz、杂散抑制为-85dBc。实验测试获得了较好的技术指标,能满足现代移动通信C网和G网射频子系统对本振源的要求。关键词:分频锁相;频率合成;相位噪声:本振源1引言 频率源是现代射频和微波电子
所属分类:
其它
发布日期:2021-02-03
文件大小:432128
提供者:
weixin_38616505
基于HMC704LP4的一种X波段跳频源的设计方案
摘要:基于小数分频锁相环HMC704LP4设计了一种X波段跳频源,具有相位噪声低、杂散低、体积小的特点。针对指标要求拟定设计方案,简述设计过程,给出设计参数,对关键指标进行分析仿真,并给出测试曲线。 随着雷达、电子侦察与对抗、通信等领域技术的发展,对频率源提出了越来越高的要求,主要表现在高频率、低相噪、低杂散、小步进、宽频带、小体积等方面。频率合成技术作为系统实现高性能指标的关键技术之一,包括四种合成方式:直接模拟式频率合成、锁相频率合成(PLL)、直接数字式频率合成(DDS)和混合式频率
所属分类:
其它
发布日期:2021-01-20
文件大小:232448
提供者:
weixin_38653664
基于FPGA的PLL频率合成器设计
摘 要:应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。 频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的关键因素之一。本文结合FPG
所属分类:
其它
发布日期:2021-01-19
文件大小:258048
提供者:
weixin_38696176
«
1
2
3
4
5
6
»