您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL实现的数字频率计

  2. VHDL实现的数字频率计,带QUARTUS工程文件,仿真通过,另外可以测试脉宽和占空比
  3. 所属分类:嵌入式

    • 发布日期:2009-05-28
    • 文件大小:335872
    • 提供者:zy439958
  1. 高精度单片机频率计的设计

  2. 可用两种方法测待测信号的频率 方法一:(定时1s测信号脉冲次数) 实验原理分析: 1. 根据该实验原理待测信号的频率不应该大于计数器的最大值65535,也就是说待测信号应小于65535Hz。 2. 实验的误差应当是均与的与待测信号的频率无关。 方法二(测信号正半周期) 实验原理分析: 1. 根据该实验原理该方法只适用于1:1占空比的方波信号,要测非1:1占空比的方波信号 2. 由于有执行f=1/(2*cnt/(12/fsoc))的浮点运算,而数据类型转换时未用LCD浮点显示,故测得的频率将会被
  3. 所属分类:硬件开发

    • 发布日期:2009-07-24
    • 文件大小:528384
    • 提供者:yurengao
  1. 51单片机设计低精度频率计

  2. 本人经过一周的研究,终于把单片机的中断搞清楚,写出了这个频率计(包括测脉宽、占空比、频率、周期)
  3. 所属分类:硬件开发

    • 发布日期:2009-09-28
    • 文件大小:58368
    • 提供者:xsd1219
  1. 基于FPGA 简易数字频率计

  2. 测量范围1HZ~3MHZ,精度0.1%。能测量占空比。四位有效数字显示,科学计数法显示频率。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-25
    • 文件大小:7340032
    • 提供者:zcr0212
  1. 基于单片机频率计的设计

  2. 频率的测量实际上就是在1s时间内对信号进行计数,计数值就是信号频率。用单片机设计频率计通常采用两种办法,第一种方法是使用单片机自带的计数器对输入脉冲进行计数;第二种方法是单片机外部使用计数器对脉冲信号进行计数,计数值再由单片机读取。第一种方法的好处是设计出的频率计系统结构和程序编写简单,成本低廉,不需要外部计数器,直接利用所给的单片机最小系统就可以实现。这种方法的缺陷是受限于单片机计数的晶振频率,输入的时钟频率通常是单片机晶振频率的几分之一甚至是几十分之一,在本次设计使用的98C51单片机,由
  3. 所属分类:硬件开发

  1. 频率计与小电机测速电路仿真与c程序

  2. 单片机完成外接频率测量和电机测速两个功能,单片机接了三个按键,切换功能键为仿真图里的Key3,Key1和Key2分别控制电机的转速,当切换到频率计功能是,四位数码管显示外接信号的频率,小数点表示KHZ,测量范围2HZ到10MHZ,当切换到电机测速功能是,数码管前两位显示的是pwm波的占空比,后两位显示的是电机每秒钟转的圈数,即电机速度。
  3. 所属分类:硬件开发

    • 发布日期:2010-11-12
    • 文件大小:173056
    • 提供者:guawazi123321
  1. FPGA 做的100M 频率计

  2. 基于FPGA的100M频率计设计 功能描述: 该频率计是以FPGA为核心器件,嵌入mc8051 IP核,并以整形电路、1602液晶显示器等作为外围设计而成的等精度频率计。通过1602液晶显示被测频率值、周期、脉宽、占空比,闸门时间在0.1—10S连续可调,测量范围为0.1Hz—100MHz。
  3. 所属分类:硬件开发

    • 发布日期:2010-12-11
    • 文件大小:14680064
    • 提供者:chenxiujing
  1. 等精度数字频率计设计

  2. (1) 对于频率测试功能,测频范围为0.1 Hz~70 MHz;对于测频精度,测频全域相对误差恒为百万分之一。 (2) 对于周期测试功能,信号测试范围与精度要求与测频功能相同。 (3) 对于脉宽测试功能,测试范围为0.1 μs~1 s,测试精度为0.01 μs。 (4) 对于占空比测试功能,测试精度为1%~99%。
  3. 所属分类:其它

    • 发布日期:2011-03-07
    • 文件大小:218112
    • 提供者:righthek
  1. 等精度数字频率计几种设计方案的实验研究

  2. 研究了采用不同器件、不同设计方法实现等精度频率计的5 种设计方案。依据等精度频率测量原理,分别针对51 单 片机、C8051F 单片机、FPGA 与单片机、FPGA 及SOPC 几种系统的等精度频率计设计方法、特点进行了详细的分析和实验 教学研究。以及在此基础上扩展实现周期测量、占空比测量、脉宽测量功能的方法。意在引导学生拓展思路,使等精度数 字频率计设计的实验教学实施具有启发性、开放性、探索性等特点。
  3. 所属分类:C/C++

    • 发布日期:2011-04-17
    • 文件大小:345088
    • 提供者:daisy_girl
  1. 单片机AT89C52为核心设计了一种多功能数字频率计

  2. 电子技术中,周期性信号是普遍存在的,测量这些周期性信号基本参数的仪器是电子测量仪器中的重要分支。频率是反映信号特性的基本参数之一,频率的测量有着非常重要的意义,而测量的数字化、智能化是当前测量技术发展的趋势。为此,以单片机AT89C52为核心设计了一种多功能数字频率计,应用单片机的算术运算和控制功能,实现了对频率范围为0.01Hz~100Hz的任意周期信号的频率的测量和测量量程的自动切换,并实现对频率低于0.5Hz的周期性矩形脉冲信号的脉宽和占空比的测量。该多功能数字频率计电路结构简单,原理清
  3. 所属分类:电子政务

    • 发布日期:2011-06-16
    • 文件大小:1048576
    • 提供者:foreverllei
  1. 基于Verilog HDL数字频率计的设计与实现

  2. 基于Verilog HDL数字频率计的设计与实现,工程
  3. 所属分类:其它

    • 发布日期:2013-06-28
    • 文件大小:4194304
    • 提供者:starcoy
  1. 频率计设计

  2. 简单频率计设计代码,没有占空比,就是简单代码,能够实现,分享一下
  3. 所属分类:其它

    • 发布日期:2013-12-16
    • 文件大小:18432
    • 提供者:u012917739
  1. 基于89C51的等精度频率计LCD1602显示

  2. 基于89C51的等精度频率计LCD1602显示 可以实现测量频率 周期 占空比三种功能
  3. 所属分类:C

    • 发布日期:2014-01-11
    • 文件大小:152576
    • 提供者:u013442377
  1. FPGA频率计

  2. FPGA的频率计测量,周期,频率,占空比的测量。能更好的测量出数据,软件程序
  3. 所属分类:电子商务

    • 发布日期:2014-03-26
    • 文件大小:160768
    • 提供者:u014381551
  1. 测量频率及占空比的频率计设计

  2. (1)基本要求: a.被测信号的频率范围为1~20kHz,用4位数码管显示数据。 b.测量结果直接用十进制数值显示。 c.被测信号可以是正弦波、三角波、方波,幅值1~3V不等。 d.具有超量程警告(可以用LED灯显示,也可以用蜂鸣器报警)。 e.当测量脉冲信号时,能显示其占空比(精度误差不大于1%) a.实现自动切换量程。 b.构思方案,使整形时,跳变阈值自动进行调节,以实现扩宽被测信号的幅值范围。
  3. 所属分类:C

    • 发布日期:2008-12-31
    • 文件大小:582656
    • 提供者:flyzhaoju
  1. 51单片机频率计(包括占空比)1602显示

  2. 单片机课程设计自己做的频率计,可以在1602显示占空比和频率,已经通过老师答辩,频率误差在万分之5。
  3. 所属分类:电信

    • 发布日期:2018-06-11
    • 文件大小:36864
    • 提供者:qq_42349871
  1. 基于51单片机的LCD1602测频率还有占空比显示

  2. 基于51单片机的LCD1602测频率还有占空比显示。定时器1对外部脉冲计数时TMOD高4位设置应该是5 因此TMOD=0x51; 以下我的频率计程序: #include //因没用到STC12C5410专有特殊功能寄存器,此处用52或51的头文件均可 #define unit unsigned int #define uchar unsigned char //定义以I/O口的功能 sbit beiguang=P3^2;//液晶屏背光 sbit rs=P1^3;//液晶屏写选择,0命令 1数据
  3. 所属分类:C/C++

    • 发布日期:2018-07-14
    • 文件大小:3072
    • 提供者:qq_42691552
  1. 数字频率计结题报告.doc

  2. 本项目以现场可编程逻辑门阵列FPGA为核心,基于等精度测量频率的原理,利用Verilog硬件描述语言设计实现了频率计内部功能模块。采用STC89C52单片机与FPGA通信,将得到的数据运算处理,利用液晶显示器LCD1602对测量的频率、占空比、时间间隔等实时显示,充分发挥FPGA的高速数据采集能力和单片机的高效计算与控制能力,使两者有机地结合起来。 系统硬件采用两通道进行输入,利用OPA847小信号放大、TLV3501比较整形,得到FPGA能够顺利读取的频率的信号。为减小高频测频信号的耦合干扰和
  3. 所属分类:C

    • 发布日期:2020-04-19
    • 文件大小:919552
    • 提供者:qq_20321859
  1. 2015_数字频率计.zip

  2. 本资源为2015年全国大学生电子设计竞赛F题(数字频率计)的软件部分程序,能实现题目要求的各项功能。 文件夹包含两个程序,一个stm32程序,一个zynq程序: 2015_数字频率计单片机程序: 硬件平台:微雪OpenX07Z-C STM32F407开发板、TFTLCD屏幕 软件:KEIL MDK5 功能:人机交互界面、测量结果的显示 cepin_final_stm32_fpga:(注意!该程序需要放在纯英文路径下才可正常使用) 硬件平台:ZYB0-Z7开发板 软件:VIVADO201
  3. 所属分类:C++

    • 发布日期:2020-08-24
    • 文件大小:33554432
    • 提供者:qq_42031914
  1. 基于fpga的数字频率计设计

  2. # 频率计 ## 文件说明 frequencey.v 频率和占空比部分,可以根据频率大小,自动切换采样方法以提高精度,输出频率的二进制 bin2dec.v 把输出的频率转换为十进制,并把十进制的每一位转换为四位二进制表示,便于后续VGA显示 main.v 把各个模块整合 RAM_set.v VGA显示的内存初始化 time_difference.v 计算两路同频率输入的时间差(相位差) vga_char_display.v vga字符显示
  3. 所属分类:嵌入式

    • 发布日期:2021-01-02
    • 文件大小:10240
    • 提供者:Nekopunch
« 12 3 4 »