点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 频率计和时钟
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的数字频率计设计
本文要设计一个8位十进制数字频率计,需要由四种器件来组成,即:测频控制信号发生器(FTCTRL)、有时钟使能的十进制计数器(CNT10)、32位锁存器(REG32B)、除法器模块(division). 因为是8位十进制数字频率计,所以计数器CNT10需用8个,7段显示LED7也需用8个. 频率测量的基本原理是计算每秒钟内待测信号的脉冲个数。 为此,测频控制信号发生器FTCTRL应设置一个控制信号时钟CLKK,一个计数使能信号输出端CNT_EN、一个与CNT_EN输出信号反向的锁存输出信号Loa
所属分类:
硬件开发
发布日期:2009-06-09
文件大小:129024
提供者:
maochu
EDA课程设计报告--八位频率计
在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。数字式频率计的测量原理有两类:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法即测周期法,如周期测频法。直接测频法适用于高频信号的频率测量,通常采用计数器、数据锁存器及控制电路实现,并通过改变计数器阀门的时间长短
所属分类:
硬件开发
发布日期:2009-12-09
文件大小:278528
提供者:
yueh5
基于单片机频率计的设计
频率的测量实际上就是在1s时间内对信号进行计数,计数值就是信号频率。用单片机设计频率计通常采用两种办法,第一种方法是使用单片机自带的计数器对输入脉冲进行计数;第二种方法是单片机外部使用计数器对脉冲信号进行计数,计数值再由单片机读取。第一种方法的好处是设计出的频率计系统结构和程序编写简单,成本低廉,不需要外部计数器,直接利用所给的单片机最小系统就可以实现。这种方法的缺陷是受限于单片机计数的晶振频率,输入的时钟频率通常是单片机晶振频率的几分之一甚至是几十分之一,在本次设计使用的98C51单片机,由
所属分类:
硬件开发
发布日期:2010-06-24
文件大小:827392
提供者:
forever0987612345
多档位数字频率计设计报告
本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良
所属分类:
嵌入式
发布日期:2012-04-23
文件大小:474112
提供者:
nainiu21961123
51单片机的频率计、温度计、时钟仿真(内附Hex文件)
用51最小系统处理的时钟温度频率计的仿真 ,单片机课设所需的资源,内附Proteus的仿真文件和hex文件。
所属分类:
嵌入式
发布日期:2012-06-21
文件大小:53248
提供者:
sb_oy
基于EDA的数字频率计系统设计
基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
所属分类:
嵌入式
发布日期:2012-08-06
文件大小:1048576
提供者:
liupingtoday
频率计加时钟程序
频率计和电子钟(仿真+程序)。51单片机,1602显示,1302电子钟芯片,按键调时,具有测频功能。
所属分类:
电信
发布日期:2013-08-30
文件大小:19456
提供者:
hanmaoqiang123
一种宽输入范围高精度频率计的设计
数字频率计设计一般都是采用分立数字器件和集成模拟芯片来实现, 其精度不太高, 而且输入信号范围常常受到限制。 一种采用可编程数字逻辑器件 CPLD, 将数字器件进行集成化, 并配备高稳定度时钟, 对输入模拟信号采用多路程控精密放大整形的技术, 利用等精度测频法, 实现了对频率的高精度测量。 使得频率测量范围达到数十兆, 精度超过 10- 7 ,输入信号最小到 10 mV
所属分类:
硬件开发
发布日期:2016-02-14
文件大小:283648
提供者:
qq_20365897
一种宽输入范围高精度频率计的设计
数字频率计设计一般都是采用分立数字器件和集成模拟芯片来实现,其精度不太高,而且输入信号范围常常受到限制。一种采用可编程数字逻辑器件CPLD,将数字器件进行集成化,并配备高稳定度时钟,对输入模拟信号采用多路程控精密放大整形的技术,利用等精度测频法,实现了对频率的高精度测量。使得频率测量范围达到数十兆,精度超过10-7,输入信号最小到10 mV。
所属分类:
其它
发布日期:2020-07-28
文件大小:73728
提供者:
weixin_38528680
探究数字频率计的设计方法
数字频率计是我们经常会用到的实验仪器之一,本实验要使用单片机和计数电路及液晶器件来设计一个宽频的数字频率计。 数字频率计的实验电路图(初步方案) 1) 数字频率计的计数及显示电路: 图1数字频率计的设计电路图 2)前置放大及分频电路 数字频率计的设计思路 频率的测量实际上就是在1S时间内对信号进行计数,计数值就是信号频率。用单片机设计频率计通常采用两种办法,1)使用单片机自带的计数器对输入脉冲进行计数,或者测量信号的周期;2)单片机外部使用计数器对脉冲信号进行计数,计数值再由单片机读
所属分类:
其它
发布日期:2020-08-08
文件大小:119808
提供者:
weixin_38666208
DSP中的ADSP-BF533最小系统设的计和实现
1引言 ADSP-BF533处理器是AD公司生产的Blackfin系列数字信号处理器产品的成员。基于ADSP-BF533的最小系统实现了DSP的基本功能,在科研、教学和工程等领域有着广泛的应用。主要介绍了基于ADSP-BF533的最小系统硬件电路设计方案,包括电源电路、时钟电路、复位电路、存储器扩展电路和JTAG接口电路,并阐述了在电路设计过程中需要注意的事项,为DSP技术的应用提供了一个良好的平台。 ADSP BF533 是ADI 公司推出的嵌入式多媒体处理器,拥有运算频率高达750
所属分类:
其它
发布日期:2020-10-23
文件大小:192512
提供者:
weixin_38748382
DSP中的基于TMS320F2812高精度数字频率计的设计及实现
频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率。通常情况下计算每秒内待测信号的脉冲个数,此时我们称闸门时间为1秒。闸门时间也可以大于或小于一秒。闸门时间越长,得到的频率值就越准确,但闸门时间越长则没测一次频率的间隔就越长。闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。 随着现代科学技术的发展,频率及时间的测量以及它们的控制技术在科学技术各领域,特别是在计量学、电子技术、信息科学、通信、天文和电子仪器等领域占有越来越重要的地位。从国际发展的趋势
所属分类:
其它
发布日期:2020-10-23
文件大小:253952
提供者:
weixin_38735804
基于STC12C5A60S2的高频高精度频率计的设计
基于传统测频原理的频率计的测量精度随被测信号频率的变化而变化。针对这一缺陷,提出了一种基于等精度测量原理的频率计设计方案。选用单时钟/机器周期的单片机STC12C5A60S2,其克服了普通8051单片机测频上限频率低的缺陷,从而满足了对高频信号进行测频的要求。该频率计具有电路结构简单、成本低和测频精度高等特点,适合测量高频小信号。
所属分类:
其它
发布日期:2020-10-18
文件大小:197632
提供者:
weixin_38690376
单片机与DSP中的小巧的数字显示频率计、转速表
这是一款体积非常小巧的电子制作,但是功能异常强大,可以非常容易地嵌入安装在仪表面板上,适合爱好者自制或用于改造老式仪表。 电路仅用了两块集成电路,CD4069用于小信号的放大和整形,AT90S2313则是一块精简指令的高速单片机,它在8M时钟下的性能超过了51系列在100M时钟下的性能,在电路中担任测量、运算和显示驱动。大多数的数显频率计采用一个“秒闸门”计数,因而在低频时测量误差加大,也无法显示小数,而本电路采用了脉冲宽度和密度双重测量技术,辅以高速浮点运算,因而测量精度高,并能自动转换
所属分类:
其它
发布日期:2020-11-06
文件大小:268288
提供者:
weixin_38623255
单片机与DSP中的基于单片机高性价比频率计的设计与实现
该系统以8051单片机为核心,应用单片机的运算和控制功能并采用LED显示器实时地将所测频率显示出来,既满足测量的精度要求, 又具有很好的性能价格比。 1 系统测量原理 测量方法采用多周期同步测量法,保证了测量精度。 多周期同步测量原理与传统的频率和周期的测量原理不同,时钟信号(f0)经同步电路作用后与被测信号同步。主门 与主门 在时间T 内被同时打开,于是计数器 和计数器 便分别对被测信号和时钟信号的周期数进行累计。在T内,事件计数器的累加数为Na;时间计数器的累加
所属分类:
其它
发布日期:2020-11-19
文件大小:78848
提供者:
weixin_38691482
嵌入式系统/ARM技术中的嵌入式频率计的设计
1 引 言 本频率计的设计以AT89C51单片机为核心,利用他内部的定时/计数器完成待测信号周期/频率的测量。单片机AT89C51内部具有2个16位定时/计数器,定时/计数器的工作可以由编程来实现定时、计数和产生计数溢出时中断要求的功能。在定时器工作方式下,在被测时间间隔内,每来一个机器周期,计数器自动加1(使用12 MHz时钟时,每1μs加1),这样以机器周期为基准可以用来测量时间间隔。在计数器工作方式下,加至外部引脚的待测信号发生从1到0的跳变时计数器加1,这样在计数闸门的控制下可以用
所属分类:
其它
发布日期:2020-12-13
文件大小:86016
提供者:
weixin_38731385
单片FM频率计电路
新型的频率数显电路SC3610D集分频器、频率计数、显示驱动于一身,只需很少的外围元件即可工作,其显示频率高达100MHz以上。现在被广泛用于袖珍频率计和调频收音机频率显示等领域。 SC3610D采用平板双列软封装,其第{1}引脚无显示标记,故请参考图2外形尺寸及引脚顺序1。该芯片典型工作电压为3V,应用电路见图1。第{1}至{16}脚为液晶显示信号输出端;{17}、{18}为37.368Hz标准时基信号源;第{19}、{25}、{31}、{32}、{34}为接地端;{21}、{22}为定
所属分类:
其它
发布日期:2021-02-03
文件大小:101376
提供者:
weixin_38713996
基于FPGA的数字频率计设计
随着电子技术的发展,快速准确获得各种电子信号的频率显得越来越重要。但传统的频率计大多采用单元电路或单片机进行设计,存在测频范围窄,测量精度低,操作复杂和功能单一等问题。此数字频率计主要由AGC模块、整形模块、FPGA处理及显示模块组成,利用时钟脉冲计数的方式,实现正弦波和矩形波信号的频率、矩形波信号的占空比和输入的两路同频周期矩形波信号时间间隔的测量功能。该数字频率计测频范围宽,测量精度高,操作简单,稳定可靠。
所属分类:
其它
发布日期:2021-01-27
文件大小:719872
提供者:
weixin_38501299
基于Multisim 11.0的简易数显频率计设计
使用直接测频法设计了一种简易的数显频率计,用于测量常见的正弦波、方波、三角波信号。该数显频率计主要包括时间信号电路、计数显示电路和时序控制电路,并进行了层次化的设计优化。时间信号电路完成输入信号与时钟信号的与运算,并把与运算后的脉冲传递给计数显示电路。计数显示电路完成频率计的频率计数以及显示功能。时序控制电路实现当上升沿或下降沿来临时触发脉冲的功能。在Multisim 11.0软件环境下进行总体电路的设计及调试,仿真结果表明数显频率计实现了正常的测量功能,满足设计要求。
所属分类:
其它
发布日期:2021-01-27
文件大小:1048576
提供者:
weixin_38538021
利用ADC、全差分放大器和时钟调整电路设计模拟系统
传统上,模拟IC设计工程师都是通过提升电源电压和工作电流来提高设备的运行速度和动态范围,但在能源效率意识愈强的今天这一方法已很难达到 的效果。现今,设计者不仅追求更高的工作频率、可用带宽、噪声性能和动态范围,还要同时保证设备的功耗不变甚至更低。 美国国家半导体公司的PowerWise产品采用创新的架构和 的制作工艺,不但性能强劲而且功耗极低。本文将通过采用图1中的参考设阿计平台来展示如何利用高能源效率的模/数转换器(ADC)、全差分放大器和时钟调整电路来开发一个完整的模拟系统。首先,我们先
所属分类:
其它
发布日期:2021-01-20
文件大小:113664
提供者:
weixin_38654220
«
1
2
3
4
5
6
7
»