您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. synopsys软件简介《一》

  2. synopsys软件简介《一》 2007-08-09 一 Astro  Astro是Synopsys为超深亚微米IC设计进行设计优化、布局、布线的设计环境。Astro可以满足5千万门、时钟频率GHz、在0.10及以下工艺线生产的SoC设计的工程和技术需求。Astro高性能的优化和布局布线能力主要归功于Synopsys在其中集成的两项最新技术:PhySiSys和Milkyway DUO结构。 二 DFT DFT Compiler提供独创的“一遍测试综合”技术和方案。它和Design Compil
  3. 所属分类:C++

    • 发布日期:2009-04-30
    • 文件大小:30720
    • 提供者:beijing20080
  1. 验证与VCS使用,在验证时使用VCS

  2. 验证与VCS使用,在做IC验证时使用VCS,让你更轻松地完成验证
  3. 所属分类:C++

    • 发布日期:2010-09-21
    • 文件大小:716800
    • 提供者:qinjuanyan
  1. UVM VCS System Verilog验证资料精华(精心整理)

  2. 1、UVM应用指南及源代码分析 2、验证与VCS使用 3、VCS使用中文教程
  3. 所属分类:硬件开发

    • 发布日期:2013-12-28
    • 文件大小:3145728
    • 提供者:xiaoyuer598
  1. IC设计实用综合教程

  2. 希望能帮的上忙 IC设计实用综合教程 第01章 UNIX使用 第02章 Tcl简介 第03章 Verilog HDL教程 第04章 验证与VCS使用 第06章 STA 第07章 DFT基础第 08章 自动布局布线 第09章1 DRC_LVS
  3. 所属分类:C++

    • 发布日期:2008-10-12
    • 文件大小:3145728
    • 提供者:hms11
  1. 射频前端RFFE总线的IP设计与应用

  2. 本文首先对MIPI RFFE进行概述,然后具体分析了该RFFE总线IP的实现思路和结构,最后用Verilog语言通过VCS进行仿真验证。该IP控制简单,易于实现,适于在挂载多个射频设备的接口中使用。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:110592
    • 提供者:weixin_38697979
  1. 三级流水线RISC-V处理器设计与验证

  2. RISC-V作为一种开源精简指令集架构,自发布以来便得到了大量关注。设计了一种三级流水线的RISC-V处理器。其中,采用静态预测BTFN技术处理流水线执行中的分支情况,采用前向旁路传播技术解决数据冒险问题,同时,采用资源共享的办法,复用寄存器堆、加法器、选择器等模块,使设计面积得到一定的优化。在VCS和Verdi等EDA工具中,使用RV32I整数运算指令集对处理器进行了仿真测试,结果表明,所设计的处理器功能正确,达到预定目标。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:69632
    • 提供者:weixin_38714532
  1. 验证与vcs使用.pdf

  2. 验证与vcs使用
  3. 所属分类:OS

    • 发布日期:2020-12-01
    • 文件大小:851968
    • 提供者:ppcust