您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高层次综合(加优化)

  2. 高层次综合(加优化),欢迎大家学习与交流。
  3. 所属分类:专业指导

    • 发布日期:2010-01-15
    • 文件大小:2097152
    • 提供者:zgbailebao
  1. VHDL数字系统设计与高层次综合

  2. 国内关于FPGA高层次综合方面写得比较好的书了,详细介绍计算机系统的VHDL设计,通过本书可以了解芯片的设计流程
  3. 所属分类:嵌入式

    • 发布日期:2012-03-07
    • 文件大小:14680064
    • 提供者:c_m_deng
  1. VHDL 数字系统设计与高层次综合

  2. 林敏, VHDL 高层次综合方面为数不多的参考书,稀少是这方面书籍的特点.看完,对使用VHDL进行数字电路设计有融会贯通的感觉.
  3. 所属分类:硬件开发

    • 发布日期:2013-07-04
    • 文件大小:15728640
    • 提供者:czhao55
  1. Xilinx FPGA vivado HLS高层次综合

  2. 赛灵思新推的HLS高层次综合工具vivado, 关于高层次综合的user guide。
  3. 所属分类:其它

    • 发布日期:2013-07-11
    • 文件大小:15728640
    • 提供者:emcrase
  1. 赛灵思高层次综合工具Vivado HSL加速FPGA设计

  2. 高层次综合(HLS)是指自动综合最初用C、C++或SystemC语言描述的数字设计。工程师之所以对高层次综合如此感兴趣,不仅是因为它能让工程师在较高的抽象层面上工作,而且还因为它能方便地生成多种设计解决方案。利用HLS,您能探索各种可能性,分析面积和性能特点,最终确定一个方案在FPGA芯片上实现算法。
  3. 所属分类:硬件开发

    • 发布日期:2013-12-18
    • 文件大小:460800
    • 提供者:huangdx89
  1. 高层次综合蓝皮书

  2. 高层次综合权威教程,本教程由Mentor Graphics Corporation推出
  3. 所属分类:硬件开发

    • 发布日期:2014-02-21
    • 文件大小:11534336
    • 提供者:tanch2500
  1. Verilog高层次综合Java源码

  2. Verilog高层次综合的Java版本代码(力导向算法),可将C语言的行为描述(支持分支、循环、顺序)转换为Verilog语言的一段式状态机。
  3. 所属分类:硬件开发

    • 发布日期:2015-03-26
    • 文件大小:23552
    • 提供者:maxilbert
  1. HLS VIVADO 高层次综合教程

  2. 该方案为hls教程以及例子,按照教程都来一遍,相信你对hls有深入的理解
  3. 所属分类:机器学习

    • 发布日期:2018-03-30
    • 文件大小:9437184
    • 提供者:shiyangcool
  1. xilinx Vivado HLS技术性能优化指南

  2. 该文档描述了使用HLS技术时如何进行性能优化,例如如何减少时延或减少面积。Vivado® 高层次综合(HLS)在所有 Vivado HLx 版本中以免费升级形式提供,可以实现直接使用 C,C++ 以及 System C 语言规范对赛灵思可编程器件进行编程,无需手动创建 RTL,从而可加速 IP 创建。
  3. 所属分类:硬件开发

    • 发布日期:2018-07-22
    • 文件大小:1048576
    • 提供者:tension357
  1. xilinx Vivado HLS技术用户手册

  2. Vivado® 高层次综合(HLS)在所有 Vivado HLx 版本中以免费升级形式提供,可以实现直接使用 C,C++ 以及 System C 语言规范对赛灵思可编程器FPGA件进行编程,无需手动创建 RTL,从而可加速 IP 创建。本文档为其官方用户手册。
  3. 所属分类:硬件开发

    • 发布日期:2018-07-22
    • 文件大小:12582912
    • 提供者:tension357
  1. vivado高层次综合手册

  2. Chapter 1: High-Level Synthesis Introduction to C-Based FPGA Design . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 Understanding Vivado HLS . . . . . . . . . . . . . . . . . . . . . . . . . . . .
  3. 所属分类:硬件开发

    • 发布日期:2018-11-05
    • 文件大小:10485760
    • 提供者:qq_32763149
  1. 高层次综合hls例程

  2. 多达20多个hls的例程,让你一次性学会hls高层次综合,用FPGA完成图像处理或者深度学习的项目。
  3. 所属分类:机器学习

    • 发布日期:2018-12-20
    • 文件大小:113246208
    • 提供者:shiyangcool
  1. 高层次人才引进政策创新路径研究

  2. 当前人才资源已经成为国际竞争的重要因素。依托我国的重大人才工程和人才计划,各地方政府和综合实验区都在摸索一条吸引人才的创新政策,通过对北京中关村、上海张江、无锡"东方硅谷"、武汉东湖、福建平潭、广州南沙这六个典型人才实验区在人才政策创新及其成果的数据探讨,形成了高层次人才创新政策与人才工程推动作用之间的闭合路径图。实验区高层次人才引进应创新方式方法、政策创新应建立建成创新体系;政策施行受到市场经济、特区软硬环境、法律保障体系以及自身优劣势和政策价值取向的影响。
  3. 所属分类:其它

    • 发布日期:2020-06-20
    • 文件大小:178176
    • 提供者:weixin_38596879
  1. H.264中逆量化逆变换的高层次综合实现

  2. 逆变换与逆量化是H.264解码器中的一个重要环节,由于其算法复杂度较高,利用传统的RTL方法设计其硬件电路需要消耗大量的设计时间并经历复杂的验证过程。提出了采用高层次综合的方法进行高效快速的逆变换逆量化硬件模块设计。测试结果表明,该方法可以较快地得到针对FPGA平台的逆变换逆量化硬件模块,同时可对其设计空间进行有效探索,得到满足不同需求的硬件模块。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:252928
    • 提供者:weixin_38698403
  1. 基于高层次综合工具的BIST控制器设计

  2. 存储器内建自测试(MBIST)技术在存储器测试中具有广泛应用,针对传统寄存器传输级描述语言设计BIST控制器的过程相对繁琐、专用EDA工具定义算法的灵活性差和电路结构固定等问题,提出采用高层次综合工具设计BIST控制器的方法。以SRAM为对象,采用C语言描述MARCH算法,并采取端口分配、流水线优化和数组分割等优化方案完善设计。最后借助FPGA平台验证评估了高层次综合工具输出的RTL级代码电路的功能可靠性和规模可控性。相对于传统的两种方法,摆脱了算法实现和电路结构设计的局限性,缩短了算法实现周期
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:302080
    • 提供者:weixin_38631329
  1. 赛灵思高层次综合工具加速FPGA设计

  2. 作者:SharadSinha博士生新加坡南洋理工大学sharad_sinhapmail.ntu.edu.sgVivadoHLS配合C语言等高级语言能帮助您在FPGA上快速实现算法。高层次综合(HLS)是指自动综合最初用C、C++或SystemC语言描述的数
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:239616
    • 提供者:weixin_38737283
  1. EDA/PLD中的Forte综合器产品具备SystemC到GDSII直接转换能力

  2. Forte Design Systems发布了版本号为3.3的Cynthesizer(tm) SystemC综合器产品。通过集成Cynthesizer ,Magama设计自动化的Blast Create综合技术以及Blast Fusion布局布线技术,Cynthesizer 3.3版是业界第一款提供从高层次SystemC 到GDSII直接转换的高层次综合器产品。最新的发布版本也添加了SystemC 行为IP库,图形分析环境,以及其它实现更好品质成果(QoR)的特性。  “具有直接从Syste
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:77824
    • 提供者:weixin_38690830
  1. 基于Catapult C高层次综合工具平台优化运动检测算法的研究

  2. 以视频监控设备作为应用背景,针对全自动视频监控装置能耗高的问题,在硬件SoC设计层面,通过利用Catapult C高层次综合工具优化视频算法Sigma-Delta(ΣΔ)的方法以改善电路能耗。即在视频图像中提取有效背景与基准背景进行差分运算,找出运动目标区域并二值处理,使用形态学开运算先腐蚀后膨胀操作以消除区域噪音。实验结果表明,在高层次综合工具平台上同时优化硬件资源与软件算法的方法,能使电路的性能提高9倍,能耗降低9.15倍,达到国际领先水平,满足高性能、低能耗的视频监控电路设计要求。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:593920
    • 提供者:weixin_38517728
  1. Forte综合器产品具备SystemC到GDSII直接转换能力

  2. Forte Design Systems发布了版本号为3.3的Cynthesizer(tm) SystemC综合器产品。通过集成Cynthesizer ,Magama设计自动化的Blast Create综合技术以及Blast Fusion布局布线技术,Cynthesizer 3.3版是业界款提供从高层次SystemC 到GDSII直接转换的高层次综合器产品。的发布版本也添加了SystemC 行为IP库,图形分析环境,以及其它实现更好品质成果(QoR)的特性。  “具有直接从SystemC 算
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:75776
    • 提供者:weixin_38534683
  1. 基于Vivado高层次综合工具评估IQ数据的无线电设备接口压缩算法设计

  2. 赛灵思的 Vivado HLS 工具有助于降低无线去程网络基础设施不断攀升的成本。无线网络运营商面临的巨大挑战在于维持盈亏底线的同时要增大网络的容量和密度。针对无线接口的压缩方案可减少所需的去程网络基础设施投资,有助于应对这种挑战。我们使用 Vivado ?Design Suite 的高层次综合 (HLS) 工具来评估针对 E-UTRA I/Q 数据的开放无线电设备接口 (ORI) 标准压缩方案,以估计其对信号保真度的影响、造成的时延及其实现成本。我们发现赛灵思的 Vivado HLS 平台能够
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:114688
    • 提供者:weixin_38735541
« 12 3 4 5 6 7 8 9 10 ... 13 »