您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速串行数字接口数据恢复模块Verilog代码

  2. 对串行通信接口进行数据恢复的verilog代码,采用过采样技术将串行bit流数据还原成并行字节输出,在EP3系列FPGA上可达到200Mbps以上的速率
  3. 所属分类:硬件开发

    • 发布日期:2012-05-10
    • 文件大小:8192
    • 提供者:anjoid
  1. 基于 FPGA 的高速串行通信嵌入式系统的研究与设计.pdf

  2. 基于 FPGA 的高速串行通信嵌入式系统的研究与设计.pdf
  3. 所属分类:Dell

    • 发布日期:2012-05-29
    • 文件大小:688128
    • 提供者:q123456789098
  1. 高速串行通信接口设计和实现

  2. 高速串行通信接口设计和实现,aurora,pci_e等串行协议
  3. 所属分类:其它

    • 发布日期:2014-05-11
    • 文件大小:1048576
    • 提供者:qq_15253641
  1. 解决高速串行连接面临的挑战.pdf

  2. 电子工业正在经历着巨大的转变,从传统的并行通信标准向全新的高速串行接口技术迈进。这篇文章详细描述了支撑这种变化的标准、以及随之而来的设计者需要面临的挑战和一些可行的解决方案。
  3. 所属分类:硬件开发

    • 发布日期:2019-10-12
    • 文件大小:465920
    • 提供者:qq_34413156
  1. 如何实现DSP与PC机之间的串行通信

  2. 1 引言DSP 既是Digital Signal Pricessing 的缩写,也是Digital Signal Pricessor 的缩写。前者是指数字信号处理的理论和方法,后者则是指用于数字信号处理的可编程微处理器。TMS320F240 系列是在TMS320F2000TM 平台下的一种定点DSP 芯片,是专为数字电机控制和其他控制应用系统而设计的16位定点运算的DSP。它集合了DSP 的高速运算功能与电机的强大控制能力,为控制系统应用提供了一种理想的解决方案。TMS320F240 片内外设有
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:208896
    • 提供者:weixin_38746701
  1. Virtex-6 FPGA的三种串行通信协议测试及对比

  2. 本文针对较为常用的Aurora 8B/10B、PCI Express 2.0和Serial RapidIO 2.0三种协议进行测试及对比分析。首先搭建了基于Virtex6 FPGA的高速串行协议测试平台;然后设计并分别实现了三种协议的高速数据通信,测算了协议的实际传输速率;最后结合测试结果。
  3. 所属分类:其它

    • 发布日期:2020-07-26
    • 文件大小:94208
    • 提供者:weixin_38720762
  1. FPGA和单片机的串行通信接口设计

  2. 本文针对由FPGA构成的高速数据采集系统数据处理能力弱的问题,提出FPGA与单片机实现数据串行通信的解决方案。在通信过程中完全遵守RS232协议,具有较强的通用性和推广价值。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:52224
    • 提供者:weixin_38576779
  1. 基于JESD204协议的高速串行采集系统

  2. 在通信设施、成像设备、工业仪器仪表等需要大量数据的系统中,要求数据转换级提供越来越宽的分辨率和越来越高的采样率。并行接口的物理布局和串行LVDS方法的比特率限制,给设计人员带来技术障碍。文中基于Xilinx Vertx6 FPGA的GTX高速串行接口实现了JESD204B协议,有效地解决了传统采集数据并行传输时的各种问题。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:98304
    • 提供者:weixin_38659955
  1. FPGA和单片机串行通信接口的实现

  2. 本文针对由FPGA构成的高速数据采集系统数据处理能力弱的问题,提出FPGA与单片机实现数据串行通信的解决方案。在通信过程中完全遵守RS232协议,具有较强的通用性和推广价值。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:188416
    • 提供者:weixin_38713306
  1. 基于3 GS/s 12 bit ADCs的 高速串行接口控制层电路的设计与实现

  2. 高性能数据转换器是第五代移动通信基站系统的核心器件,其采样速率不低于3 GS/s、分辨率高于12 bit,因此高速串行接口取代传统接口电路成为必然趋势。基于JESD204B协议设计了一种应用于3 GS/s 12 bit ADCs的高速串行接口控制层电路。在保证高速传输的前提下,折中考虑功耗和资源,该电路在传输层采用预分频技术完成组帧;在数据链路层采用极性信息简化编码技术实现8 B/10 B编码。在Vivado 16.1环境下,采用Xilinx公司的ZC706 FPGA中PHY IP和JESD20
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:644096
    • 提供者:weixin_38658086
  1. DSP中的TMS320C3x DSP和PC机的异步串行通信设计方法

  2. 1 引言     数字信号处理器(Digital Signal Processor, DSP)有高速数字信号处理等特点,软件运行采用了流水线作业方式,指令周期为ns级,字长可以是16位、32位或64位,能够实现整数或浮点数的实时处理,在图形图像处理、高精度测量控制、高性能仪器仪表等众多领域得到越来越广泛的应用。在许多场合,往往需要把DSP采集处理后的数据传送给PC机进行存储和进一步处理,本文采用异步串行通信(Universal Asychronous Receiverand Transmitte
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:188416
    • 提供者:weixin_38641876
  1. DSP中的TL16C750在DSP与PC机的高速串行通信中的应用

  2. 通用数字信号处理器DSP以其很强的数据处理能力使其在高速数字信号处理方面得到广泛的应用,但是它的通信接口控制能力比较弱;例如TMS320VC5402带有2个串口,串口常被语音接口占用。当TMS320VC5402独立构成一个处理单元时,往往需用与外设交换一些数据,通信能力弱就会影响DSP 的应用。在语音识别系统中,用TMS320VC5402采集和处理语音信号,然后将识别的结果通过串口传送到PC机作具体控制处理。由于系统的实时性要求较高,如何实现TMS320Vc5402与PC机高速和可靠的通信问题就
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:226304
    • 提供者:weixin_38752628
  1. 航电系统高速串行通信中的抖动分析研究

  2. 基于机载航电系统高速串行通信的基本架构介绍了抖动的分类和抖动分析常用的方法。结合实际情况对某案例进行测试和分析,通过眼图、直方图和浴盆曲线分析找出抖动的根源并给出解决方案,达到了预期的效果。本文所介绍的方法可以广泛应用于航电系统以及其他领域的高速串行通信中的抖动分析。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:641024
    • 提供者:weixin_38722329
  1. 利用TL16C750实现DSP与PC机的高速串行通信

  2. TL16C750是TI公司生产的异步通信芯片,在通信系统的实时性要求较高时,可通过扩展异步通信芯片TL16C750来实现系统的高速串行通信,从而增强系统的通信接口控制能力。文中介绍了TL16C750的性能及与通信有关的寄存器,给出了TL16C750在TMS320C50与PC机通信系统中的硬件应用电路及TMS320C50初始化TL16C750的软件编程。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:120832
    • 提供者:weixin_38642349
  1. 测量、识别并消除高速串行通信链路的时钟和数据抖动方案

  2. 摘要:随着新一代串行数据标准成功地从快速过渡到超高速,设计人员需要花费大量时间考虑这些高速信号的模拟设计,只是简单关注1、0数字域信号远远不能满足实际要求。为了找到潜在的问题并加以解决,从而避免现场应用出现这些问题,设计人员必须检查实际设计参数。信号完整性(SI)工程师必须降低或消除时钟抖动对系统性能的影响。本文讨论了典型速率为1Gbps或更高速率的高速串行数据链路的简单、实用的方法。   引言   高速串行链路的特性取决于SI工程师发现问题、理解问题以及解决抖动问题的能力。本文讨论中,我们
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:815104
    • 提供者:weixin_38567813
  1. 单片机与DSP中的用高效型振荡器为8051单片机实现高速串行通信的新时钟配置

  2. 本文介绍高效型振荡器DSl075芯片的基本特点,给出了用DSl075编程板/评估板对DSl075进行编程的连线图以及DSl075为8051单片机时钟配置时钟的设计电路。   目前许多实时监测系统与通信设备领域中,经常需要进行远距离的数据传送。为此,如何实现高速、可靠及低成本的数据传输是作为前级机或发送级的8051单片机迫切需要解决的新技术。据此,我们采用由Dallas Semiconductor公司产的芯片DSl075Econ oscillator(高效型振荡器)为8051系列的DS87C
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:88064
    • 提供者:weixin_38535364
  1. 通信与网络中的时钟与数据恢复(CDR)技术在高速串行通信链路中的应用

  2. 时钟数据恢复(CDR)电路广泛应用于电信、光收发器、数据存储局域网以及无线产品中,随着对于带宽的要求越来越高,以及分配和占用频谱的增加,因而在设计中,CDR技术的优势将日益突出。与此同时,供应商的产品都将系统或板级接口从并行方式转换成串行方式。 时钟数据恢复(CDR)技术的产生     近几年,CDR技术的应用大为增长,已超出了在处理较宽并行数据总线跨背板连接时对接收端时钟管理和数据偏斜的需求。由于这些并行数据总线信号占用较大的板尺寸并消耗较大的功率,因而它们之间的路由非常困难,故需要
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:100352
    • 提供者:weixin_38614484
  1. 高速串行数据收发器CY7B923/933及应用

  2. 摘要:介绍了数据收发器CY7B923/933的性能特点、结构原理、工作模式及应用电路。在一VME总线系统中,采用该收发器及UTP双绞线实现了400Mbps的串行数据传输。  关键词:点对点串行通信串行数据传输8B/10B编码模式同步串行数据传输可实现长距离高速通信,且电缆线少、成本低、安装方便,在计算机网络中得到了广泛应用,并日趋成为长距离数据通信的主要方式。CYPRESS公司的数据收发器CY7B923/933使用方便、可靠性好,可广泛用于长距离高速点对点串行通信中,如光纤通信设备、工作站与海量
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:192512
    • 提供者:weixin_38526650
  1. 用高效型振荡器为8051单片机实现高速串行通信的时钟配置

  2. 用高效型振荡器为8051单片机实现高速串行通信的时钟配置、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:195584
    • 提供者:weixin_38605133
  1. 基于FPGA的数据高速串行通信实现

  2. 针对FPGA在音、视频传输中的特性,提出两种基于FPGA的数据高速串行同步传输的方法,并用Altera公司的ACEX1K系列器件完成相应编码解码的程序设计。这两种恢复同步时钟的方法与传统的锁相环方法相比,实现更简单,建立时间更短,对系统时钟要求更低。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:1048576
    • 提供者:weixin_38622427
« 12 3 4 5 6 7 8 9 10 ... 37 »