您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速数字设计和信号完整性分析.pdf

  2. 高速数字设计和信号完整性分析.pdf 高速数字设计和信号完整性分析.pdf
  3. 所属分类:专业指导

    • 发布日期:2009-08-11
    • 文件大小:186368
    • 提供者:hugeme
  1. 基于信号完整性分析的高速数字PCB 的设计方法

  2. 1. 信号完整性问题概述 2. 传统的PCB板设计方法 3. 基于信号完整性分析的PCB设计方法 4. 信号完整性分析模型 4.1. PCB 设计的SI 模型 a. SPICE 模型 b. IBIS 模型 c. Verilog-AMS 模型和VHDL-AMS 模型 4.2 模型的选用 5. 设计方法与现有EDA软件的结合
  3. 所属分类:C

    • 发布日期:2010-01-25
    • 文件大小:16384
    • 提供者:vivian1915
  1. 高速数字设计和信号完整性分析

  2. 高速数字设计和信号完整性分析 高速数字设计和信号完整性分析 高速数字设计和信号完整性分析
  3. 所属分类:专业指导

    • 发布日期:2010-03-20
    • 文件大小:187392
    • 提供者:qypy023
  1. 高速数字设计和信号完整性分析

  2. 高速数字设计和信号完整性分析 从实际出发 解释在告诉数字电路中的设计工作 阻抗匹配 如何避免串扰等问题
  3. 所属分类:专业指导

    • 发布日期:2010-05-16
    • 文件大小:365568
    • 提供者:quency2009
  1. 高速数字设计和信号完整性分析

  2. 当电源、地层之间存在足够的去耦电容后,其交流阻抗极小,交流信号可以在任何一层上传输。换言之,对于交流信号而言,电源、地层是没有区别的,可以统称为平面
  3. 所属分类:专业指导

    • 发布日期:2010-10-22
    • 文件大小:420864
    • 提供者:liyabin06
  1. 高速数字设计和信号完整性分析

  2. 高速数字设计和信号完整性分析,传输线理论
  3. 所属分类:专业指导

  1. 中兴通讯硬件一部巨作-信号完整性

  2. 第1章 高速数字系统设计的信号完整性分析导论 7 1.1. 基本概念 7 1.2. 理想的数字信号波形 7 1.2.1. 理想的TTL数字信号波形 7 1.2.2. 理想的CMOS数字信号波形 7 1.2.3. 理想的ECL数字信号波形 8 1.3. 数字信号的畸变(或信号不完整) 8 1.3.1. 地线电阻的电压降的影响——地电平(0电平)直流引起的低电平提高 8 1.3.2. 信号线电阻的电压降的影响 8 1.3.3. 电源线电阻的电压降的影响 10 1.3.4. 转换噪声 11 1.3.
  3. 所属分类:硬件开发

    • 发布日期:2011-09-30
    • 文件大小:1048576
    • 提供者:weite_0303
  1. 高速数字设计和信号完整性分析

  2. 《高速数字设计和信号完整性分析》不错的信号完整性的参考资料
  3. 所属分类:硬件开发

    • 发布日期:2014-07-15
    • 文件大小:186368
    • 提供者:drkshcn
  1. 高速数字设计和信号完整性分析-传输线理论

  2. 高速数字设计和信号完整性分析-传输线理论 基本概念 传输线基本特性 传输线分类 常用传输线 反射和匹配 串扰 负载效应 负载驱动方式 传输线损耗和信号质量
  3. 所属分类:硬件开发

    • 发布日期:2018-10-23
    • 文件大小:709632
    • 提供者:qq_39423751
  1. 高速数字设计和信号完整性分析-电源分布系统设计

  2. 高速数字设计和信号完整性分析-电源分布系统设计 基本概念 设计目标 一般设计规则 多层板叠层结构 电流回路 去耦电容及其应用 噪声抑制
  3. 所属分类:硬件开发

    • 发布日期:2018-10-23
    • 文件大小:843776
    • 提供者:qq_39423751
  1. 高速数字设计和信号完整性分析-高速数字设计和SI分析导论

  2. 高速数字设计和信号完整性分析-高速数字设计和SI分析导论 基本概念 研究领域 研究手段 研究目的 在产品开发中的应用 工程设计规范 理想的数字信号波形 数字信号的畸变
  3. 所属分类:硬件开发

    • 发布日期:2018-10-23
    • 文件大小:700416
    • 提供者:qq_39423751
  1. 高速设计中的信号完整性和电源完整性分析

  2. 信号完整性和电源完整性的分析对于成功的高速数字设计来说是至关重要的。它们为需要进行哪些设计更改提供了有价值的见解。此外,随着建模方法和计算能力的改善,如果能够同时仿真这两种类型的完整性,则会清楚地了解电路的实际行为、设计中真正存在的利润以及它们如何实现最佳可能性能。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:92160
    • 提供者:weixin_38748207
  1. PCB技术中的高速数字电路封装电源完整性分析

  2. 一、Pkg与PCB系统   随着人们对数据处理和运算的需求越来越高,电子产品的核心—芯片的工艺尺寸越来越小,工作的频率越来越高,目前处理器的核心频率已达Ghz,数字信号更短的上升和下降时间,也带来更高的谐波分量,数字系统是一个高频高宽带的系统。对于一块组装的PCB,无论是PCB本身,还是上面的封装(Package,Pkg),其几何结构的共振频率也基本落在这一范围。不当的电源供应系统(PDS)设计,将引起结构共振,导致电源品质的恶化,造成系统无法正常工作。   此外,由于元
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:633856
    • 提供者:weixin_38738977
  1. 高速电路设计中信号完整性分析

  2. 本篇介绍了高速数字硬件电路设计中信号完整性在通常设计的影响。这包括特征阻抗控制、终端匹配、电源和地平面、信号布线和串扰等问题。掌握这些知识,对一个数字电路设计者而言,可以在电路设计的早期,就注意到潜在可能的信号完整性问题,还可以帮助设计则在设计中尽量避免信号完整性对设计性能的影响。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:292864
    • 提供者:weixin_38631331
  1. 高速数字电路的信号完整性与电磁兼容性设计

  2. 在现代高速数字电路设计中,信号完整性和电磁兼容性是设计中非常重要的问题。只有很好地控制串扰、地弹、振铃、阻抗匹配、退耦等电磁兼容因素,才能设计出成功的电路。模拟电路原理在高速数字电路设计的分析和应用中发挥着很大的作用。本文较详细地解释了高速数字电路设计中上述电磁兼容问题的产生原因以及解决方法,最后给出了一个实际设计的仿真实例来说明以上现象。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:178176
    • 提供者:weixin_38746738
  1. 高速电路设计中信号完整性分析

  2. 由于系统时钟频率和上升时间的增长,信号完整性设计变得越来越重要。不幸的是,绝大多数数字电路设计者并没意识到信号完整性问题的重要性,或者是直到设计的最后阶段才初步认识到。   本篇介绍了高速数字硬件电路设计中信号完整性在通常设计的影响。这包括特征阻抗控制、终端匹配、电源和地平面、信号布线和串扰等问题。掌握这些知识,对一个数字电路设计者而言,可以在电路设计的早期,就注意到潜在可能的信号完整性问题,还可以帮助设计则在设计中尽量避免信号完整性对设计性能的影响。   尽管,信号完整性一直以来都是硬件工
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:226304
    • 提供者:weixin_38567956
  1. PCB技术中的基于信号完整性分析的PCB设计方法

  2. 基于信号完整性分析的PCB设计流程如图所示。   主要包含以下步骤:   图 基于信号完整性分析的高速PCB设计流程   (1)因为整个设计流程是基于信号完整性分析的,所以在进行PCB设计之前,必须建立或获取高速数字信号传输系统各个环节的信号完整性模型。   (2)在设计原理图过程中,利用信号完整性模型对关键网络进行信号完整性预分析,依据分析结果来选择合适的元器件参数和电路拓扑结构等。   (3)在原理图设计完成后,结合PCB的叠层设计参数和原理图设计,对关键信号进行信号完整性原理分析
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:70656
    • 提供者:weixin_38663544
  1. 高速数字系统中信号完整性及实施方案

  2. 摘要:描述了高速数字电路中典型的信号完整性问题,分析了各种破坏信号完整性的原因及解决方案,并结合一个实际的高速DSP系统,阐述实现信号完整性的具体方法。关键词:信号完整性 端接 DSP系统   现在的高速数字系统的时钟频率可能高达数百兆Hz,其快斜率瞬变和极高的工作频率,以及很大的电路密集度,必将使得系统表现出与低速设计截然不同的行为,出现了信号完整性问题。破坏了信号完整性将直接导致信号失真、定时错误,以及产生不正确数据、地址和控制信号,从而造成系统误工作甚至导致系统崩溃。因此,信号
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:204800
    • 提供者:weixin_38676058
  1. 基于信号完整性分析的PCB设计方法

  2. 基于信号完整性分析的PCB设计流程如图所示。   主要包含以下步骤:   图 基于信号完整性分析的高速PCB设计流程   (1)因为整个设计流程是基于信号完整性分析的,所以在进行PCB设计之前,必须建立或获取高速数字信号传输系统各个环节的信号完整性模型。   (2)在设计原理图过程中,利用信号完整性模型对关键网络进行信号完整性预分析,依据分析结果来选择合适的元器件参数和电路拓扑结构等。   (3)在原理图设计完成后,结合PCB的叠层设计参数和原理图设计,对关键信号进行信号完整性原理分析
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:79872
    • 提供者:weixin_38537541
  1. 高速数字电路封装电源完整性分析

  2. 一、Pkg与PCB系统   随着人们对数据处理和运算的需求越来越高,电子产品的—芯片的工艺尺寸越来越小,工作的频率越来越高,目前处理器的频率已达Ghz,数字信号更短的上升和下降时间,也带来更高的谐波分量,数字系统是一个高频高宽带的系统。对于一块组装的PCB,无论是PCB本身,还是上面的封装(Package,Pkg),其几何结构的共振频率也基本落在这一范围。不当的电源供应系统(PDS)设计,将引起结构共振,导致电源品质的恶化,造成系统无法正常工作。   此外,由于元器件密度
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:873472
    • 提供者:weixin_38536841
« 12 3 4 »