您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速数据采集系统中精确时标的CPLD实现方法

  2. 本文介绍一种利用复杂可编程逻辑器件给高速数据采集系统中的采集数据贴上精确时间标签的方法,并利用MAX PLUSⅡ开发环境验证设计方案的正确性。此设计方案已经成功地应用到自行设计的高速数据采集卡中。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:97280
    • 提供者:weixin_38596093
  1. 高速数据采集系统中精确时标的CPLD实现方法

  2. 基于GPS的双端行波故障定位系统是利用行波的第一个波头到达线路两端的时间差来计算故障点的位置,由于行波的传播速度非常快(约为光速的98%),这就对线路两端行波波头到达时刻的时间精度要求非常高。但相对于高速数据采集系统而言,单片机系统对时间的分辨能力是很低的(设51系列CPU的时钟频率为12MHz,则计数器(T0或T1)对时间的最小分辨能力为2μs)。而且单片机系统还不能直接地得到故障发生时对应于静态RAM的确切地址,所以如果只利用单片机系统给采集数据贴上时间标签,则时间精度和时间标签的可靠性会大
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:305152
    • 提供者:weixin_38673798