您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 書名 : 硬件工程師手冊

  2. 硬件工程师应掌握如下基本技能: 第一、由需求分析至总体方案、详细设计的设计创造能; 第二、熟练运用设计工具,设计原理图、EPLD、FPGA 调试程序的能力; 第三、运用仿真设备、示波器、逻辑分析仪调测硬件的能力; 第四、掌握常用的标准电路的设计能力,如ID 电路、WDT 电路、π型滤波 电路、高速信号传输线的匹配电路等; 第五、故障定位、解决问题的能力; 第六、文档的写作技能; 第七、接触供应商、保守公司机密的技能。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-29
    • 文件大小:896000
    • 提供者:ycs27
  1. 高速分组无线传输中的均衡技术研究

  2. 目前 国 内 外有关第四代移动通信的研究己初见端倪。由于第四代移动通信系统的峰值传输速率应为 3G系统的10至50倍,一些较为复杂的技术将被使用到,如智能天线,联合发送、联合检测等。根据 863 FuTURE研究计划拟订的关于新一代蜂窝移动通信系统的研究目标以及国内外研究发展的状况和趋 势,东南大学移动通信实验室正在研究广义多载波时分双上混合多址蜂窝移动通信传输技术,以实现峰 值传输速率不低于20 M6ps的高效分组数据传输 本论 文 在 此背景下,研究以支持高速分组业务的目标的均衡算法。传统
  3. 所属分类:其它

    • 发布日期:2009-05-31
    • 文件大小:3145728
    • 提供者:jxm0jxm
  1. 高速单片机硬件关键参数设计概述

  2. 随着目前新技术、新工艺的不断出现,高速单片机的应用越来越广,对硬件的可靠性问题便提出更高的要求。本文将从硬件的可靠性角度描述高速单片机设计的关键点。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-05
    • 文件大小:162
    • 提供者:luzhengwen
  1. 高速电路设计仿真高速电路设计仿真

  2. 高速电路设计仿真,高速硬件电路的设计可以可靠的代替一部分软件的功能,可以获得更好的系统性能
  3. 所属分类:嵌入式

    • 发布日期:2009-06-06
    • 文件大小:1048576
    • 提供者:xy550
  1. 硬件工程师手册及其相关注意事项

  2. 即可编程片上系统,用可编程逻辑技术把整个系统放到一块硅片上,称作SOPC。可编程片上系统(SOPC)是一种特殊的嵌入式系统:首先它是片上系统(SOC),即由单个芯片完成整个系统的主要逻辑功能;其次,它是可编程系统,具有灵活的设计方式,可裁减、可扩充、可升级,并具备软硬件在系统可编程的功能。SOPC的特点  SOPC结合了SOC和PLD、FPGA各自的优点,一般具备以下基本特征:   至少包含一个嵌入式处理器内核;   具有小容量片内高速RAM资源;   丰富的IP Core资源可供选择;   
  3. 所属分类:硬件开发

    • 发布日期:2009-09-24
    • 文件大小:964608
    • 提供者:lanchenglin2006
  1. 思卡尔S12系列单片机系统硬件设计

  2. MC9S12DG128B 是飞思卡尔半导体公司的汽车电子类产品,早在飞思卡尔还没有从摩托罗拉分离出 来前就已经诞生了。它隶属于飞思卡尔单片机的S12 系列,其内核为CPU12 高速处理器。MC9S12D G128B 拥有丰富的片内资源,flash 达128kb,加入裁减过的uCOS 都没有问题,所以对于参加全国 大学生智能车竞赛或者其他中等复杂程度的控制系统它不用扩充片外存储器。MC9S12DG128B 有16 路AD 转换,精度最高可设置为10 位;有8 路8 位PWM 并可两两级联为16
  3. 所属分类:硬件开发

    • 发布日期:2009-11-09
    • 文件大小:1048576
    • 提供者:chenbeixin
  1. AMIS-30660,CAN总线设计另外一款高速收发器,国外的,性能不错

  2. AMIS-30660,CAN总线设计另外一款高速收发器,国外的,性能不错,项目中也可用此芯片,优化硬件。
  3. 所属分类:嵌入式

    • 发布日期:2009-11-16
    • 文件大小:801792
    • 提供者:xiaotianli2004
  1. 华为 硬件工程师手册

  2. 第一章 概述 3第一节 硬件开发过程简介 3§1.1.1 硬件开发的基本过程 4§1.1.2 硬件开发的规范化 4第二节 硬件工程师职责与基本技能 4§1.2.1 硬件工程师职责 4§1.2.1 硬件工程师基本素质与技术 5第二章 硬件开发规范化管理 5第一节 硬件开发流程 5§3.1.1 硬件开发流程文件介绍 5§3.2.2 硬件开发流程详解 6第二节 硬件开发文档规范 9§2.2.1 硬件开发文档规范文件介绍 9§2.2.2 硬件开发文档编制规范详解 10第三节 与硬件开发相关的流程文件介
  3. 所属分类:硬件开发

    • 发布日期:2009-12-29
    • 文件大小:906240
    • 提供者:bubbagao
  1. 高速数字电路设计-华为

  2. 高速硬件数字设计黑宝书,对信号完整性,高速数字设计很有帮助!
  3. 所属分类:专业指导

    • 发布日期:2010-06-14
    • 文件大小:3145728
    • 提供者:mazetc06
  1. 高速PCB设计指南--PCB设计的经典教程

  2. 本文详细介绍了高速PCB设计过程中所遇到的一些问题及解决方法,是PCB设计中的经典教程
  3. 所属分类:专业指导

    • 发布日期:2010-11-02
    • 文件大小:921600
    • 提供者:dragonwangbo
  1. 基于W5300的高速硬件以太网解决方案

  2. 现代数据采集领域中,越来越多的现场采集设备需要扩展网络功能以实现远程控制和数据传输。以太网以其低成本、易于集成、传输距离远的优势得到了广泛应用。本文采用W5300芯片搭建了一种新颖的嵌入式网络控制系统,具有开发周期短、弹性高的优点,并且能够有效降低主CPU负担。
  3. 所属分类:网络设备

    • 发布日期:2011-04-05
    • 文件大小:235520
    • 提供者:yujianhai101
  1. 高速设计技术

  2. ADI出的高速设计技术,内容包括:高速运算放大器及应用、射频/中频系统、高速采样与ADC、DAC与DDS系统、高速硬件设计
  3. 所属分类:硬件开发

    • 发布日期:2013-09-23
    • 文件大小:27262976
    • 提供者:lan54160
  1. ADI处理器实用经典著作—《高速设计技术》中文电子版

  2. 本书内容包括三大部分: 第1 部分从运算放大器的基本概念和理论出发,重点介绍了运算放大器的原理与设计,以及在各种电子系统中的应用,包括视频应用、RF/IF 子系统(乘法器、调制器和混频器)等; 第2 部分主要介绍了高速采样和高速ADC 及其应用、高速DAC 及其应用、以及DDS 系统与接收机子系统等; 第3 部分介绍了有关高速硬件设计技术,如仿真、建模、原型、布局、去藕与接地,以及EMI 与RFI设计考虑等。 书中内容既有完整的理论分析,又有具体的实际应用电路,还包括许多应用技巧。特别适合电子
  3. 所属分类:硬件开发

    • 发布日期:2013-12-27
    • 文件大小:27262976
    • 提供者:w110223
  1. ADI高速设计技术

  2. 涉及高速运放、射频中频系统、高速ADC、高速硬件设计等方面
  3. 所属分类:硬件开发

    • 发布日期:2015-05-03
    • 文件大小:27262976
    • 提供者:parallelcell
  1. 实现语音压缩算法的高速硬件平台

  2. 一种运行测试G.723.1、G.729等常用低码率语音压缩标准算法的硬件平台的设计方法。使用浮点型DSP TMS320C6713做编解码处理器,EZ-USB FX2系列芯片CY7C68013作为主机通信和引导接口。具有高速、实时、稳定及支持软件升级等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:204800
    • 提供者:weixin_38545332
  1. 基于FPGA高速硬件在环仿真器实现电机控制器测试

  2. 电机是混合电动力汽车(HEV)的核心部件,考虑到HEV的电机及电力电子器件体积大, 成本高; 在让控制器去控制这些实际的部件前, 先用硬件在环仿真的方法来测试和验证控制器的性能是非常必要的.
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:240640
    • 提供者:weixin_38599712
  1. 基于FPGA的高速卷积的硬件设计实现

  2. 在数字信号处理领域,离散时间系统的输出响应,可以直接由输入信号与系统单位冲激响应的离散卷积得到。离散卷积在电子通信领域应用广泛,是工程应用的基础。如果直接在时域进行卷积,卷积过程中所必须的大量乘法和加法运算,一定程度地限制了数据处理的实时性,不能满足时效性强的工程应用。本文从实际工程应用出发,使用快速傅里叶变换(FFT)技术,探讨卷积的高速硬件实现方法。1卷积算法的原理设线性时不变系统的冲激响应为h(n),则冲激响应和输入δ(n)之间有关系假设该系统的输入为x(n),输出为y(n),则根据线性时
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:625664
    • 提供者:weixin_38562026
  1. EDA/PLD中的基于FPGA高速硬件在环仿真器实现电机控制器测试

  2. 介绍   电机在现代生活中扮演着重要角色。出于对安全、成本及效率的考虑,工程师——尤其是混合电动力汽车(HEV)工程师——往往希望在特定的真实环境下通过仿真电机模型对电机控制器进行测试。   由于在经济及环境等方面展现出的优势,HEV受到了广泛的关注,而电机正是HEV的核心部件。尤其是考虑到HEV的电机及电力电子器件体积大, 成本高;在让控制器去控制这些实际的部件前, 先用硬件在环仿真的方法来测试和验证控制器的性能是非常必要的。   本文讨论基于FPGA而设计的高速HIL仿真器来实现电机控
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:266240
    • 提供者:weixin_38708361
  1. 基于USB的高速硬件精插补器设计

  2. 摘  要:介绍了一种基于USB通讯的高速硬件精插补器的设计,设计中采用FPGA实现精插补,并通过USB接口实现与上位PC机的高速数据通讯。该精插补器具有设计简单、易于实现、插补速度高等特点,可适用于高速数控系统的开发。   关键词:USB通讯; FPGA; 精插补器  前言   数控系统发展到90年代后,基于个人计算机(PC)的数控系统(简称PCNC)成为CNC发展的主要方向[1]。目前PC和NC的连接主要采用两种形式,一是通过PC机的串口、并口,这种方式接口简单、连接方便,开发费用低,但
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:104448
    • 提供者:weixin_38662122
  1. 基于FPGA高速硬件在环仿真器实现电机控制器测试

  2. 介绍   电机在现代生活中扮演着重要角色。出于对安全、成本及效率的考虑,工程师——尤其是混合电动力汽车(HEV)工程师——往往希望在特定的真实环境下通过仿真电机模型对电机控制器进行测试。   由于在经济及环境等方面展现出的优势,HEV受到了广泛的关注,而电机正是HEV的部件。尤其是考虑到HEV的电机及电力电子器件体积大, 成本高;在让控制器去控制这些实际的部件前, 先用硬件在环仿真的方法来测试和验证控制器的性能是非常必要的。   本文讨论基于FPGA而设计的高速HIL仿真器来实现电机控制器
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:367616
    • 提供者:weixin_38614825
« 12 3 4 5 6 7 8 9 10 ... 50 »