您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速ADC低抖动时钟稳定电路

  2. 本文以一些典型的基奉模拟IC为设计基础,着重对延迟锁相环电路的各个单元电路设计逐一进行了分析和研究,并对总体电路进行了功能和参数的模拟分析,其结果较为满意。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:101376
    • 提供者:weixin_38677260
  1. 电源技术中的高速ADC的低抖动稳定电路方案

  2. 近年来,由于半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A转换器近年也呈现高速发展的趋势。随着数字信号处理技术在高分辨率图像、视频处理及无线通信等领域的广泛应用,对高速、高精度、基于标准COMS工艺的可嵌入式ADC的需求日益迫切。此外对于正在兴起的基于IP库设计和片上系统(SOC)集成研究来说,对低功耗、小面积、低电压以及可嵌入设计的ADC核心模块需求更甚。   由于高速、高精度A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对稳定的采样时钟
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:201728
    • 提供者:weixin_38594252
  1. 高速ADC低抖动时钟稳定电路

  2. 近年来,由于半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A转换器近年也呈现高速发展的趋势。随着数字信号处理技术在高分辨率图像、视频处理及无线通信等领域的广泛应用,对高速、高精度、基于标准COMS工艺的可嵌入式ADC的需求日益迫切。此外对于正在兴起的基于IP库设计和片上系统(SOC)集成研究来说,对低功耗、小面积、低电压以及可嵌入设计的ADC核心模块需求更甚。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:573440
    • 提供者:weixin_38608379