点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 高速PCB设计中的布线策略
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
解析高速PCB设计中的布线策略
介绍高速信号布线中的一般原则、策略,通过布线尽大程度的减小EMC、EMI对产品性能的影响。
所属分类:
专业指导
发布日期:2009-06-23
文件大小:189440
提供者:
damlh
PCB Layout中的走线策略
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。
所属分类:
专业指导
发布日期:2010-01-05
文件大小:112640
提供者:
taiziming
PCB Layout中的走线策略
PCB Layout中的走线策略 布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一
所属分类:
专业指导
发布日期:2010-03-24
文件大小:151552
提供者:
dujianfly
PCB Layout中的走线策略
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的
所属分类:
专业指导
发布日期:2010-03-25
文件大小:367616
提供者:
dujiegao
PCB Layout中的走线策略
布线(Layout)是PCB 设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout 得以实现并验证,由此可见,布线在高速PCB 设计中是至关重要的。此文针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。
所属分类:
专业指导
发布日期:2010-05-26
文件大小:122880
提供者:
lianglf2218
PCB Layout 中的走线策略
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略
所属分类:
专业指导
发布日期:2010-07-19
文件大小:443392
提供者:
tiger256
PCB Layout中的走线策略
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。
所属分类:
专业指导
发布日期:2010-10-28
文件大小:33792
提供者:
pingansic
PCB Layout中的走线策略
布线(Layout)是PCB 设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout 得以实现并验证,由此可见,布线在高速PCB 设计中是至关重要的。
所属分类:
专业指导
发布日期:2009-02-14
文件大小:122880
提供者:
lingshuo81
高速PCB设计中的时序分析及仿真策略
详细讨论了在高速PCB设计中最常见的公共时钟同步和源同步电路的时序分析方法,并结合宽带网交换机设计实例在CADENCE仿真软件平台上进行了信号完整性仿真及时序仿真,得出用于指导PCB布局、布线约束规则的过程及思路。实践证实,在高速设计中进行正确的时序分析及仿真对保证高速PCB设计的质量和速度十分必要。
所属分类:
其它
发布日期:2020-07-22
文件大小:115712
提供者:
weixin_38623080
PCB Layout中的专业走线规则
布线是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。
所属分类:
其它
发布日期:2020-07-22
文件大小:112640
提供者:
weixin_38725119
高速PCB设计中的串扰分析与控制
物理分析与验证对于确保复杂、高速PCB板级和系统级设计的成功起到越来越关键的作用。本文将介绍在信号完整性分析中抑制和改善信号串扰的方法,以及电气规则驱动的高速PCB布线技术实现信号串扰控制的设计策略。
所属分类:
其它
发布日期:2020-08-14
文件大小:91136
提供者:
weixin_38686267
PCB Layout中的走线策略
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过 Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优 化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。
所属分类:
其它
发布日期:2020-08-28
文件大小:235520
提供者:
weixin_38679045
PCB技术中的PCB设计布线中的3种特殊走线技巧
PCB设计布线(Layout)的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过 Layout 得以实现并验证,由此可见,布线在高速 PCB 设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。 主要从直角走线,差分走线,蛇形线等三个方面来阐述。 1. 直角走线 直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影
所属分类:
其它
发布日期:2020-10-16
文件大小:316416
提供者:
weixin_38747906
高速PCB设计中的串扰分析与控制
本文将介绍在信号完整性分析中抑制和改善信号串扰的方法,以及电气规则驱动的高速PCB布线技术实现信号串扰控制的设计策略。
所属分类:
其它
发布日期:2020-10-24
文件大小:153600
提供者:
weixin_38747818
PCB技术中的高速PCB抄板与PCB设计策略
目前高速PCB的设计在通信、计算机、图形图像处理等领域应用广泛。而在这些领域工程师们用的高速PCB设计策略也不一样。 在电信领域,设计非常复杂,在数据、语音和图像的传输应用中传输速度已经远远高于500Mbps,在通信领域人们追求的是更快地推出更高性能的产品,而成本并不是第一位的。他们会使用更多的板层、足够的电源层和地层、在任何可能出现高速问题的信号线上都会使用分立元器件来实现匹配。他们有SI(信号完整性)和EMC(电磁兼容)专家来进行布线前的仿真和分析,每一个设计工程师都遵循企业内部严格的
所属分类:
其它
发布日期:2020-11-11
文件大小:57344
提供者:
weixin_38714641
PCB技术中的解析高速PCB设计中的布线策略
差分线对的工作原理是使接收到的信号等于两个互补并且彼此互为参考的信号之间的差值,因此可以极大地降低信号的电气噪声效应。而单端信号的工作原理是接收信号等于信号与电源或地之间的差值 ,因此信号或电源系统上的噪声不能被有效抵消。这就是差分信号对高速信号如此有效的原因,也是它用于快速串行总线和双倍数据率存储器的原因。 在差分线对中,正负两边都必须始终在相同的环境下沿着传输路径传送。正负两边必须紧靠在一起,以使正负信号经由这些信号上相应点的电磁场而彼此耦合。差分线对是对称的,因此它们的环境也必须对称
所属分类:
其它
发布日期:2020-11-07
文件大小:84992
提供者:
weixin_38686187
PCB技术中的高速PCB设计中的布线策略
差分线对的工作原理是使接收到的信号等于两个互补并且彼此互为参考的信号之间的差值,因此可以极大地降低信号的电气噪声效应。而单端信号的工作原理是接收信号等于信号与电源或地之间的差值 ,因此信号或电源系统上的噪声不能被有效抵消。这就是差分信号对高速信号如此有效的原因,也是它用于快速串行总线和双倍数据率存储器的原因。 在差分线对中,正负两边都必须始终在相同的环境下沿着传输路径传送。正负两边必须紧靠在一起,以使正负信号经由这些信号上相应点的电磁场而彼此耦合。差分线对是对称的,因此它们的环境也必须对称
所属分类:
其它
发布日期:2020-11-17
文件大小:87040
提供者:
weixin_38627213
PCB技术中的高速PCB设计中的时序分析及仿真策略
摘要:详细讨论了在高速PCB设计中最常见的公共时钟同步(COMMON CLOCK)和源同步(SOURCE SYNCHRONOUS)电路的时序分析方法,并结合宽带网交换机设计实例在CADENCE仿真软件平台上进行了信号完整性仿真及时序仿真,得出用于指导PCB布局、布线约束规则的过程及思路。实践证实在高速设计中进行正确的时序分析及仿真对保证高速PCB设计的质量和速度十分必要。 关键词:公共时钟同步 源同步 信号完整性 时序 仿真在网络通讯领域,ATM交换机、核心路由器、千兆以太网以及各种网关
所属分类:
其它
发布日期:2020-12-10
文件大小:111616
提供者:
weixin_38731979
高速PCB设计中的布线策略
差分线对的工作原理是使接收到的信号等于两个互补并且彼此互为参考的信号之间的差值,因此可以极大地降低信号的电气噪声效应。而单端信号的工作原理是接收信号等于信号与电源或地之间的差值 ,因此信号或电源系统上的噪声不能被有效抵消。这就是差分信号对高速信号如此有效的原因,也是它用于快速串行总线和双倍数据率存储器的原因。 在差分线对中,正负两边都必须始终在相同的环境下沿着传输路径传送。正负两边必须紧靠在一起,以使正负信号经由这些信号上相应点的电磁场而彼此耦合。差分线对是对称的,因此它们的环境也必须对称
所属分类:
其它
发布日期:2021-01-20
文件大小:94208
提供者:
weixin_38557980
解析高速PCB设计中的布线策略
差分线对的工作原理是使接收到的信号等于两个互补并且彼此互为参考的信号之间的差值,因此可以极大地降低信号的电气噪声效应。而单端信号的工作原理是接收信号等于信号与电源或地之间的差值 ,因此信号或电源系统上的噪声不能被有效抵消。这就是差分信号对高速信号如此有效的原因,也是它用于快速串行总线和双倍数据率存储器的原因。 在差分线对中,正负两边都必须始终在相同的环境下沿着传输路径传送。正负两边必须紧靠在一起,以使正负信号经由这些信号上相应点的电磁场而彼此耦合。差分线对是对称的,因此它们的环境也必须对称
所属分类:
其它
发布日期:2021-01-19
文件大小:91136
提供者:
weixin_38621638
«
1
2
»