您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. verilog建模实例

  2. verilog建模实例中例举了很多有用的例子,初学者可以作为参考哦。
  3. 所属分类:硬件开发

    • 发布日期:2009-11-15
    • 文件大小:581632
    • 提供者:suifengtao
  1. 基于ASIC/FPGA的RTL设计

  2. 详细讲解了Register Transfer Level设计建模,datapath+controller,设计注意点等。
  3. 所属分类:硬件开发

    • 发布日期:2010-02-27
    • 文件大小:904192
    • 提供者:wuwenqian
  1. 利用FPGA和CPLD数字逻辑实现ADC

  2. 数字系统的设计人员擅长在其印制电路板上用FPGA和CPLD将各种处理器、存储器和标准的功能元件粘合在一起来实现数字设计。除了这些数字功能之外,FPGA和CPLD还可以使用LVDS输入、简单的电阻电容(RC)电路和一些FPGA或CPLD的数字逻辑单元实现共模功能,从而构建模数转换器(ADC)。
  3. 所属分类:硬件开发

    • 发布日期:2012-08-26
    • 文件大小:201728
    • 提供者:smnhysyn
  1. FPGA建模篇

  2. FPGA入门,建模篇,对刚接手FPGA的学生或工作人员来说,这本书不可错过,作者讲解的很细致,建模方法很秒,建议大家可以看看
  3. 所属分类:其它

    • 发布日期:2013-01-23
    • 文件大小:20971520
    • 提供者:simplord2013
  1. 基于FPGA和DDS的数字调制信号发生器设计与实现

  2. 为了提高数字调制信号发生器的频率准确度和稳定度,并使其相关技术参数灵活可调,提出了基于 FPGA 和DDS 技术 的数 字 调制 信 号 发 生器设 计 方 法 。 利用 Matlab/Simulink、DSP Builder、QuartusⅡ 3 个 工 具 软 件 , 进行 基 本DDS 建模 ,然 后在 DDS 模块的基 础 上 ,通过单片机等电 路 组成 的 控 制 单 元 的 逻辑 控 制 作 用 ,根 据通信系统 中 数 字 调制方式的基本原理,设计并实现了数字调制信号发生器,从而
  3. 所属分类:软件测试

    • 发布日期:2013-07-15
    • 文件大小:1048576
    • 提供者:gnaw014
  1. ba于FPGA的高性能全数字锁相环设计与实现

  2. 本文提出了一种适用范围广泛的全数字锁相环(ADPLL)实现方法.在锁相环输入频率未知的情况下,实现锁相锁频功能。本文从全数字锁相环的基本实现方式入手.进行改进,并使用VHDL语言建模,使用FPGA进行验证。
  3. 所属分类:硬件开发

    • 发布日期:2014-03-09
    • 文件大小:356352
    • 提供者:sunnyapi163com
  1. FPGA建模技巧

  2. 这本笔记不会涉及太多专业的知识,而是非常焦距在建模的基础之上。 “学习如同玩具,要一点一滴的去享受,才能体会到乐趣,如果只是单纯的为了目的或者是匆忙来去,无论是多么有趣的玩具在你的手中,你永远也不会体验到当中的 乐趣” 。学习应该时时刻刻保持正向的心态
  3. 所属分类:其它

    • 发布日期:2014-12-27
    • 文件大小:17825792
    • 提供者:u013188515
  1. VerilogHDL那些事儿_建模篇

  2. 该文章介绍了Verilog的建模,从另一个角度理解Verilog,而不是从教科书死板的认识。
  3. 所属分类:硬件开发

    • 发布日期:2015-03-08
    • 文件大小:8388608
    • 提供者:u014029393
  1. VerilogHDL那些事儿_建模篇

  2. VerilogHDL那些事儿_建模篇,FPGA入门级的开发资料,入门很好的一本书
  3. 所属分类:硬件开发

    • 发布日期:2015-05-15
    • 文件大小:8388608
    • 提供者:iamzuoyuwen
  1. 基于FPGA的HDB3码的编码器

  2. 摘 要 HDB3码是基带传输码型之一,因为它具有无直流分量、低频分量少、连0数不超过3个这些特点,所以有利于信号的恢复和检验,所以HDB3码被广泛应用到井下电缆遥传系统以及高速长距离书记通信中等。FPGA具有成本低、可靠性高、开发周期短、可重复编程等特点。利用EDA技术,可对其实现硬件设计软件化,加速了数字系统设计的效率,降低了设计成本。本文先对HDB3码,FPGA器件和EDA技术的发展背景进行简述。接着阐述EDA技术中常用的VHDL语言的发展与优点,并以VHDL为核心,简要说明硬件电路的设计
  3. 所属分类:软件测试

    • 发布日期:2015-06-11
    • 文件大小:1048576
    • 提供者:qq_27991263
  1. VerilogHDL那些事儿_建模篇.pdf

  2. verilogHDL 那些事儿_建模篇,FPGA入门必读书籍。深入浅出的讲述,让你从此爱上verilog的设计
  3. 所属分类:其它

    • 发布日期:2016-05-27
    • 文件大小:8388608
    • 提供者:hmyang1987
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2097152
    • 提供者:drjiachen
  1. FPGA技术教程(通俗易懂).ppt

  2. FPGA技术教程 ,快速上手,简单易懂 第一章 可编程逻辑器件发展历程 第二章 CPLD/FPGA概述 第三章 硬件描述语言VHDL/Verilog HDL简介 第四章 Quartus II的Verilog HDL建模与仿真
  3. 所属分类:硬件开发

    • 发布日期:2020-02-13
    • 文件大小:5242880
    • 提供者:yifan123f
  1. 基于FPGA的PCM30/32路系统信号同步数字复接设计

  2. 在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术。在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用Verilog HDL硬件描述语言进行系统建模,设计了一种基于FPGA的同步数字信号复接系统。经过对系统的功能仿真测试及综合布局布线分析,验证了输入/输出的逻辑关系,实现了系统中在发送端进行数字
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:340992
    • 提供者:weixin_38620741
  1. 论FPGA建模,与面向对象编程的相似性

  2. 本文主要讨论了FPGA建模,与面向对象编程的相似性。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:33792
    • 提供者:weixin_38519619
  1. 基于FPGA的图像预处理系统的设计

  2. 摘要: 采用单片FPGA设计与实现图像处理系统的方法,并对系统硬件进行了分析和设计,对FPGA内电路模块进行了VHDL建模,在FPGA开发平台ISE4.1上实现了设计。   本文介绍的预处理系统是中科院国家天文台即将立项的国家重大工程项目——空间太阳望远镜(Space SolarTelescope,SST)科学数据处理单(Science DataProcessillg unit,sDPu)的一个子系统。SDPU的功能是对由观测仪器采集到的科学数据进行一系列复杂的图像处理任务,以满足天文学者对太阳
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:223232
    • 提供者:weixin_38697274
  1. 基于FPGA的NoC验证平台的构建

  2. 在过去的几年里,一些研究机构提出了对于NoC不同抽象层次的验证方法的研究,一般的NoC验证是基于软件的仿真和建模,如:用C、C++、SvstemC进行系统级建模仿真,这样验证很灵活,但在仿真时间上却开销很大。本文提出的基于FPGA的NoC验证平台在仿真速度方面是一般基于HDL的软件仿真的16 000倍,而基于PC机编写的NoC软件更增强了该平台的灵活性和实用性。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:509952
    • 提供者:weixin_38556416
  1. Simulink环境下的UART串口行为建模及其HDL代码自动生成

  2. 通用非同步收发传输器UART是一种通用串行数据总线,双向通信,可以实现全双工传输和接收,用于异步通信。在Simulink环境下,用STATEFLOW对其进行建模,可以将其原理直接转化成模型,摆脱了传统方式下直接手写代码的弊端,而且可以自动生成HDL代码,为FPGA的设计、开发开辟了新的途径。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:390144
    • 提供者:weixin_38550605
  1. 基于FPGA 的谐波电压源离散域建模与仿真

  2. 摘要:用于电能计量的谐波电压源要求具有很强的谐波合成能力,因此,对采样频率要求较高。目前,绝大多数谐波电压源装置采用DSP作为控制芯片。DSP虽然有着很强的信号处理能力,但其采样率不高,不能满足电能计量
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:296960
    • 提供者:weixin_38704857
  1. 基于FPGA的谐波电压源离散域建模与仿真

  2. 分析了谐波电压源的主电路模型,探讨了基于滤波电容电流和负载电压瞬时值的双闭环PI控制策略,利用VHS-ADC 数字信号处理系统采样率高、实时性强、建模灵活等特点,构建离散域实时仿真控制模型。仿真结果表明,该设计方法和离散化模型是正确的,说明了基于FPGA 进行谐波电压源研究的可行性。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:276480
    • 提供者:weixin_38628647
« 12 3 4 5 6 7 8 »