点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - ,时钟生成
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
AIR桌面电子时钟 只需AIR1.1版本即可安装
这是一个用AIR写的桌面时钟,需要AIR1.1或以上版本就可以播放安装。安装后程序运行时会自动在桌面生成 一个电子时钟
所属分类:
Java
发布日期:2009-08-29
文件大小:233472
提供者:
Ashana
VC2005下用HEART-BLUE状态机生成代码实现小时钟
VC2005环境下,使用HEART-BLUE状态机生成代码来实现的小时钟:用2个按键,实现调节日期,时间和计时的功能。就像平时见到的电子钟。
所属分类:
C++
发布日期:2013-10-17
文件大小:519168
提供者:
my_jeff
时钟工具STM32F4xx_Clock_Configuration_V1.0.1.xls
STM32F4xx ,时钟PLL代码生成,非常不错的STM32F4XX 时钟配置初始化程序生成器。
所属分类:
C
发布日期:2014-03-30
文件大小:1048576
提供者:
mnicn
JS生成时钟
用JS生成一个数字时钟,时钟大小颜色可以调整,秒针速度可调
所属分类:
Javascript
发布日期:2014-08-11
文件大小:4096
提供者:
holmeson
使用电压穿越检测DAC降低CT∑-Δ调制器时钟抖动灵敏度
调制器介绍:一个固定脉冲反馈DAC是为了减少CT中的时钟抖动敏感性。与传统的解决减少时钟抖动影响方案相比,建议采用固定脉冲反馈技术来实现较高的反馈精度。通过施加电压穿越检测,可以生成不受时钟抖动影响的固定形状反馈脉冲。自复位过零检测器也被设计以降低电力消耗。设计建议的反馈DAC能够被设计实现使用2阶I位CT(调制器设计)。
所属分类:
硬件开发
发布日期:2013-05-29
文件大小:1048576
提供者:
hhkyan
M031时钟树.zip
本资源是新唐单片机的系统时钟树,时钟控制器为整个芯片生成时钟,包括系统时钟和所有外设时钟。有助于开发者快速阅读查看芯片的时钟来龙去脉。
所属分类:
嵌入式
发布日期:2020-06-19
文件大小:230400
提供者:
qq_42989787
基站射频卡时钟树需要注意的问题
射频卡需要利用一个往往有噪声的输入时钟生成各种时钟。这些输出时钟当中很少与输入时钟是整数关系。所有时钟必须注意其总噪声数量,以防止噪声耦合到关键电路。
所属分类:
其它
发布日期:2020-08-02
文件大小:99328
提供者:
weixin_38604330
基站射频卡时钟树需要注意的问题
射频卡需要利用一个往往有噪声的输入时钟生成各种时钟。这些输出时钟当中很少与输入时钟是整数关系。所有时钟必须注意其总噪声数量,以防止噪声耦合到关键电路。专门针对混频功能的时钟包括ADC和DAC,对RMS抖动以及噪声边缘都有严格的规范,以避免射频信号路径中产生阻断信号。
所属分类:
其它
发布日期:2020-10-22
文件大小:165888
提供者:
weixin_38509082
基站射频卡时钟树设计问题
射频卡需要利用一个往往有噪声的输入时钟生成各种时钟。这些输出时钟当中很少与输入时钟是整数关系。所有时钟必须注意其总噪声数量,以防止噪声耦合到关键电路。专门针对混频功能的时钟包括ADC和DAC,对RMS抖动以及噪声边缘都有严格的规范,以避免射频信号路径中产生阻断信号。
所属分类:
其它
发布日期:2020-10-22
文件大小:132096
提供者:
weixin_38677808
一种基于区域分解的实时测试用例生成技术研究
实时系统是指与运行环境的交互行为存在时间约束的系统。由于时间约束的无穷状态空间问题,增加了实时系统测试难度。本文基于时间自动机,利用时间区域分解的方法,将无穷状态空间的时钟区域在时钟数量对应的坐标图中等价划分为各个类,在生成的测试路径中取到相应的点坐标,简化取点的个数,有效减少测试用例的生成数量,进而相对减少状态空间爆炸的可能性,为实时系统功能、安全性验证提供理论基础。
所属分类:
其它
发布日期:2020-10-16
文件大小:178176
提供者:
weixin_38718262
TI推出1.8V可编程VCXO 3-PLL时钟合成器CDCE937/CDCEL937
德州仪器(TI)推出1.8V 可编程 VCXO 3-PLL 时钟合成器。CDCE937 和 CDCEL937 均为基于 PLL 模块的、低成本、高性能的可编程时钟合成器,可以在单输入频率的不同频率下生成多达七个输出时钟。每一个输出均可以进行系统内编程,从而使用三个独立的可配置 PLL 就可用于任何高达 230MHz 的时钟频率。该器件具有简单的频率同步,使零-PPM 时钟生成成为可能。另外,这两种合成器还具有扩频时钟及片上 EEPROM 和通过 SDA/SCL 进行系统内热编程的特点。对于数字媒
所属分类:
其它
发布日期:2020-11-18
文件大小:57344
提供者:
weixin_38675341
IDT推出首个具有250MHz基准时钟的抖动衰减器
IDT:trade_mark: 公司宣布,推出为赛灵思 Virtex:trade_mark:-4 系列现场可编程门阵列(FPGA)优化的抖动衰减器(ICS874003-02)。该元件可支持 PCI Express:registered:(PCIe:registered:),是业界首个具有衰减或“清除”100 MHz PCIe 输入时钟抖动,同时将其转换成 250 MHz LVDS 输出能力的计时器件。信号抖动的消除有助于原始设备制造商采用 Virtex-4 RocketIO:trade_mark
所属分类:
其它
发布日期:2020-11-28
文件大小:37888
提供者:
weixin_38619613
Actel推出首款混合信号FPGA系列,旨在取代ASIC
Actel公司日前宣布推出首款混合信号(mixed-signal)FPGA产品系列——Actel Fusion融合可编程系统芯片(PSC),且可立即供货。Actel Fusion器件在单片可编程系统芯片中集成了混合信号模拟电路、Flash内存和FPGA架构,其应用领域包括电源管理、智能电池充电、时钟生成和管理及机电控制等。 以上所述应用到目前为止只能由价格高昂和耗费空间的分立模拟元件或混合信号ASIC解决方案来实现。Actel Fusion可编程系统芯片则为系统开发带来许多崭新功能,允许设计
所属分类:
其它
发布日期:2020-11-27
文件大小:63488
提供者:
weixin_38659248
一种MCU时钟系统的设计
摘要:介绍了一个基于MCU内核的时钟系统的设计,给出了其电路结构并详细地分析了系统的工作原理。该系统能生成两相不重叠时钟,利用静态锁存器保存动态信息,提供三种电源管理方式以适应低功耗应用。在上华(CSMC)0.6μm工艺库下,利用Cadence EDA工具对电路进行了仿真,仿真结果验证了设计的准确性。 关键词:微控制器 时钟系统 两相不重叠时钟 时钟系统是微控制器(MCU)的一个重要部分,它产生的时钟信号要贯穿整个芯片。时钟系统设计得好坏关系到芯片能否正常工作。在工作频率较低的情况下,时钟
所属分类:
其它
发布日期:2020-12-10
文件大小:97280
提供者:
weixin_38682242
详解php中生成标准uuid(guid)的方法
UUID是指在一台机器上生成的数字,它保证对在同一时空中的所有机器都是唯一的。 通常平台 会提供生成UUID的API。UUID按照开放软件基金会(OSF)制定的标准计算,用到了以太网卡地址、纳秒级时间、芯片ID码和许多可能的数字。 由以 下几部分的组合:当前日期和时间(UUID的第一个部分与时间有关,如果你在生成一个UUID之后,过几秒又生成一个UUID,则第一个部分不同,其余相 同),时钟序列,全局唯一的IEEE机器识别号(如果有网卡,从网卡获得,没有网卡以其他方式获得),UUID的唯一缺陷在
所属分类:
其它
发布日期:2021-01-03
文件大小:51200
提供者:
weixin_38732315
增强型LCCG:一种新颖的测试时钟生成方案,用于比速度更快的延迟测试
增强型LCCG:一种新颖的测试时钟生成方案,用于比速度更快的延迟测试
所属分类:
其它
发布日期:2021-03-19
文件大小:194560
提供者:
weixin_38731761
半透明窗体效果的vc++12星座时钟
内容索引:VC/C++源码,界面编程,透明窗体,时钟 一个漂亮的VC++星座时钟,可以显示12星座的半透明效果的窗体,时钟样式也很喜欢人。与其说是一个时钟程序,还不如说是一个学习半透明图片窗体的好实例,本程序通过调用图片经过程序处理然后生成半透明效果,值得参考一下。
所属分类:
其它
发布日期:2021-03-15
文件大小:646144
提供者:
weixin_38699830
clock:可视化任务调度系统,精简到一个二进制文件(Web视觉任务调度器系统,是的!只需一个二进制文件即可解决所有问题!)-源码
时钟 基于go cron的可视化调度轻量级级调度框架,支持DAG任务依赖,支持bash命令,前端及进行编译完成(基于packr2)后仅一个二进制文件,轻松部署 地址 环境 初步 去1.13+ -静态文件打包 定时调度器 前端 Vue 使用 直接使用 下载git上的发布列表,根据系统下载相应的二进制文件,使用命令 ./clock -c ./config/dev.yaml 自己编译前预设 将前端项目clock-admin下载到本地,使用命令npm run build ,编译生成前端项目文件dist
所属分类:
其它
发布日期:2021-03-11
文件大小:3145728
提供者:
weixin_42144201
同步数据转换器阵列的采样时钟
摘要在各种应用中(从通信基础设施到仪器仪表),对辨率的更高要求促进了将多个器以阵列形式连接的需求。下面就随小编一起来了解一下相关内容吧。摘要在各种应用中(从通信基础设施到仪器仪表),对系统带宽和分辨率的更高要求促进了将多个数据转换器以阵列形式连接的需求。设计人员必须找到低、高精度解决方案,才能为使用普通JESD204B串行数据转换器接口的大型数据转换器阵列提供时钟和同步。时钟生成器件包含衰减功能、内部VCO以及各种输出和很多同步管理功能,现已问世,它能解决这个系统问题。然而,在很多实际应用中,数
所属分类:
其它
发布日期:2021-01-20
文件大小:107520
提供者:
weixin_38626928
Silicon Labs针对广播视频应用推出业界抖动时钟发生器
高性能模拟与混合信号领导厂商Silicon Laboratories (芯科实验室有限公司, Nasdaq: SLAB)今日发表该公司任意速率(Any-Rate)精密时钟系列新产品Si5324,该器件针对广播视频应用化,为业界抖动、集成度的时钟芯片。Si5324以单一时钟芯片取代传统的多器件视频锁相环(PLL)方案,并提供较竞争方案低80%的抖动性能。Si5324能自2kHz至710MHz范围间的任一输入频率,事实上生成介于2kHz至1.4GHz间的任一输出频率,如此能简化新一代多重速率视频设备
所属分类:
其它
发布日期:2021-01-20
文件大小:74752
提供者:
weixin_38546608
«
1
2
3
4
5
6
7
8
9
10
...
28
»