您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 用PHP写的先进先出(FIFO)

  2. 用PHP写的先进先出(FIFO),功能强大
  3. 所属分类:其它

    • 发布日期:2010-05-18
    • 文件大小:657
    • 提供者:ti_tantbx
  1. 各大公司数字电子技术笔试题

  2. 1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。由于异步电路具有下列优点--无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性--因此近年来对异步电路研究增加快速,论文发表数以倍增,而
  3. 所属分类:专业指导

    • 发布日期:2010-08-12
    • 文件大小:64512
    • 提供者:xgh442902050
  1. OV7670+FIFO

  2. 始终保持FIFO片选和读(WEN)有效(这个和guanfu_wang的例程应该是 不一样),在进入循环前,首先FIFO_WRST_L();为FIFO第一次复位做准备,然后 等待帧中断(VSYNC),在中断中,首先判断前一帧是否写完,如果没写完, 就不要这一帧的数据,退出中断继续写上一帧,如果写完,就复位写FIFO, 开始写入数据,然后(其实和FIFO几乎同步,但是写TFT比写F IFO慢 得多,故不用担心数据出错,同时能保证高效和数据准确)复位读FIFO,开 始写TFT,如此循环。
  3. 所属分类:其它

    • 发布日期:2011-08-09
    • 文件大小:11264
    • 提供者:john19910422
  1. 经典的FIFO原理

  2. 在硬件存储中有种很实用很基础的存储方式———FIFO,这篇文章就很系统的给你讲述了FIFO的基本原理和实现其的代码
  3. 所属分类:硬件开发

    • 发布日期:2011-10-06
    • 文件大小:712704
    • 提供者:yangjay630
  1. 超高概率硬件工程师笔试题

  2. 硬件笔试题 模拟电路 1、基尔霍夫定理的内容是什么? 基尔霍夫定律包括电流定律和电压定律 电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。 电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。 2、描述反馈电路的概念,列举他们的应用。 反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。 反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。 负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出
  3. 所属分类:专业指导

    • 发布日期:2012-03-27
    • 文件大小:102400
    • 提供者:huangshuisheng
  1. PHY中数据位的延时和抖动

  2. PHY中由于具有FIFO,PHY两端的频率稳定性不一致或不同源时,FIFO中缓存的数据位将变化,从而使得数据位在PHY中的延时产生抖动。本文论述该抖动机制,并讲述如何改进。
  3. 所属分类:其它

    • 发布日期:2012-10-12
    • 文件大小:199680
    • 提供者:dengjingen
  1. 数据结构中栈和队列介绍

  2. 队列 (Queue)是仅在表尾进行插入操作,在表头进行删除操作的线性表。它是一种先进先出(FIFO)的线性表
  3. 所属分类:数据库

  1. 研究论文-四目立体测量图像同步采集存储系统的设计.pdf

  2. 运用四目立体测量技术实现具有复杂曲面形状物体的逆向设计,在航空、航天、汽车和造船等工业领域具有广泛需求。 设计了用于四目立体测量的图像同步采集存储系统,采用 FPGA 作为控制器,利用 Camera Link 接口连接摄像机和 FPGA,触发采集、传输图像数据;采用外部动态随机存储器 SDRAM 和 FPGA 内部 FIFO 相结合缓存图像数据;采用USB2.0 接口芯片实现 FPGA 与计算机数据通信。 利用软件 ModelSim 完成系统各功能模块时序逻辑仿真,实验结果表明系统能够完成四目
  3. 所属分类:其它

    • 发布日期:2019-08-07
    • 文件大小:836608
    • 提供者:weixin_39840387
  1. 便携式高速数据采集系统设计

  2. 针对基于EPP协议的并行端口设备开发的特点与趋势,开发了由A/D转换器AD1671和FIFO存储器ID7202构成的1.25MHz、12Bit的高速数据采集系统,并通过IDT7202与EPP的接口电路实现了采集数据的高速回传。介绍了EPP协议和该采集系统工作原理。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:145408
    • 提供者:weixin_38729221
  1. 工业电子中的基于SRAM和DRAM结构的大容量FIFO的设计

  2. 1 引言   FIFO(First In First Out)是一种具有先进先出存储功能的部件,在高速数字系统当中通常用作数据缓存。在高速数据采集、传输和实时显示控制领域中,往往需要对大量数据进行快速存储和读取,而这种先进先出的结构特点很好地适应了这些要求,是传统RAM无法达到的。   许多系统都需要大容量FIFO作为缓存,但是由于成本和容量限制,常采用多个FIFO芯片级联扩展,这往往导致系统结构复杂,成本高。本文分别针对Hynix公司的两款SRAM和DRAM器件,介绍了使用CPLD进行接口
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:315392
    • 提供者:weixin_38690522
  1. 基于EZ-USB的数据传输接口设计

  2. 摘要:利用EZ-USB接口芯片AN2131Q实现了基于TMS320C5409的水声信号采集及混沌特性研究系统中的高速数据通信,提出了一种采用FIFO缓存芯片实现AN2131Q与TMS320C5409的连接方法,深入研究了EZ-USB序列接口芯片的固件、设备驱动和用户程序开发过程。   0 引言   USB控制器采用通用连接技术以实现与外设的简单快速连接,具有连接灵活、使用方便、速度快、扩展能力强等优点,使得其一些高速、高精度的信号采集领域中, 具有极大的应用价值[1]。 EZ-USB序列芯片
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:173056
    • 提供者:weixin_38656741
  1. 用FIFO实现高速模数转换器与TMS320C6000系列DSP的接口

  2. 摘要:说明了如何使用CY7C4265-10AC FIFO来实现TMS320C6205与AD904AST模数转换器的接口,详细介绍了TMS320C6205读取FIFO中数据的速度以及如何设置EMIF的CExCTL寄存器的接口时序。接口时序在数字信号处理系统中,大多数高速模数转换器都不能直接与DSP相连接。FIFO恰好架起了DSP与ADC之间的一座桥梁,因为它能缓  摘要:说明了如何使用CY7C4265-10AC FIFO来实现TMS320C6205与AD904AST模数转换器的接口,详细介绍了TM
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:152576
    • 提供者:weixin_38711643
  1. 单片机与DSP中的高性能数据采集系统芯片LM12H458及其应用

  2. 摘要:LM12H458是美国NS公司生产的8通道数据采集系统芯片,它精度高、转换迅速、数据传输快、集成度高、单电源供电、外围接口简单。LM12H458内含可用来存储转换结果的32字的FIFO和存储指令的8字RAM。文中介绍了LM12H458的工作原理、引脚功能和具体应用电路。     关键词:A/D转换; 数据采集系统(DAS); LM12H458 1 概述 LM12H458是高集成度的数据采集系统DAS芯片,它将采样保持、A/D转换集成在一块芯片内,从而大大减少了外围电路的设计。其
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:94208
    • 提供者:weixin_38708707
  1. 用FIFO设计A/D与DSP之间的接口

  2. 摘要:在采用CCD对非透明薄板厚度的测量系统设计中,采用高速A/D和DSP等器件进行电路设计可以确定CCD的像点位置。由于A/D转换器的采样速率和DSP的工作时钟频率相差非常大,为了提高DSP的工作效率,避免数据丢失和控制方便,采用小容量的FIFO作为两者之间的接口可以产生很好的效果。 关键词:A/D;DSP;FIFO1 前言在使用CCD对非透明薄板厚度的测量系统设计中,笔者采用高速A/D和DSP等器件设计信号采集和处理电路来确定CCD的像点位置。其具体电路如图1所示,该信号采集和处理电路
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:68608
    • 提供者:weixin_38725450
  1. 嵌入式系统/ARM技术中的焊缝检测系统中PCI总线高速数据采集卡设计

  2. 焊缝缺陷自动超声检测系统是一种重要的无损探伤设备,可用于检测平板、管道、容器等的纵、横焊缝以及接管角焊缝缺陷。与手工检测方法相比,该系统具有运行平稳、漏检率低、显示直观等优点。 在焊缝缺陷自动超声检测系统中,缺陷回波信号通常为宽度约10ns~100ns、幅值在几十μV到几十mV之间的窄脉冲。为满足缺陷回波信号的检测要求,研制了一种基于PCI总线的高速数据采集卡,它是面向超声检测应用而设计的:该卡采用转换速率为60MHz的八位高速A/D以满足数据采集的要求;为缓存A/D芯片输出的高速数据并充分
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:144384
    • 提供者:weixin_38655990
  1. Python queue队列原理与应用案例分析

  2. 本文实例讲述了Python queue队列原理与应用。分享给大家供大家参考,具体如下: 作用:    解耦:使程序直接实现松耦合,修改一个函数,不会有串联关系。    提高处理效率:FIFO = 现进先出,LIFO = 后入先出。 队列:   队列可以并发的派多个线程,对排列的线程处理,并切每个需要处理线程只需要将请求的数据放入队列容器的内存中,线程不需要等待,当排列完毕处理完数据后,线程在准时来取数据即可。请求数据的线程只与这个队列容器存在关系,处理数据的线程down掉不会影响到请求数据的线程
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:57344
    • 提供者:weixin_38741891
  1. 基于增强并行口EPP的便携式高速数据采集系统

  2. 摘要:针对基于EPP协议的并行端口设备开发的特点与趋势,开发了由A/D转换器AD1671和FIFO存储器ID7202构成的1.25MHz、12Bit的高速数据采集系统,并通过IDT7202与EPP的接口电路实现了采集数据的高速回传。介绍了EPP协议和该采集系统工作原理。  关键词:增强并行口(EPP) 先进先出存储器(FIFO) A/D转换器AD1671   利用传统的标准并行口(SPP)或RS232进行数据传输,其速度和灵活性受到很大限制。而增强型并行端口EPP(EnhancedParalle
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:149504
    • 提供者:weixin_38735790
  1. 接收信号处理芯片AD6634及其在软件无线电中的应用

  2. AD6634是Analog Devices公司的四通道宽带可编程数字接收信号处理芯片。文中介绍了AD6634的内部结构和基本功能特点,给出了基于AD6634的通用可编程中频软件无线接收系统的结构,同时给出了系统中AD转换、FIFO和DSP等器件的的选择方向,最后讨论了AD6634主要参数的设置方法。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:774144
    • 提供者:weixin_38660359
  1. 可编程多路A/D转换芯片THS1206的原理及应用

  2. THS1206是TI公司推出的可编程、多通道、低功耗、内置FIFO的12位并行高速A/D转换芯片。文章主要介绍了THS1206的主要特点、引脚功能、内部结构以及控制寄存器的功能和位定义。给出了以THS1206和DSP ?穴TMS320C542?雪为核心构成的多路数据采集系统的设计方案。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:779264
    • 提供者:weixin_38623442