点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 0-99秒数字秒表
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
数字逻辑课程设计之数字式秒表
数字是秒表 设计要求: 1.设计并制作符合要求的电子秒表, 2.由6位显示,两位显示‘分’,两位显示秒,两位显示百分秒, 3.最大至99分59.99秒 4.具有清零,启动,暂停,继续功能 5,最多2个控制按键 是我们最近的课程设计的小题目,我刚做完,采用74160十进制加法计数器设计完成,通过仿真波形测试,无60秒的暂态,误差小于0.0003秒。内附帮助文件
所属分类:
嵌入式
发布日期:2009-06-26
文件大小:38912
提供者:
yjf309
数字逻辑课程设计之数字式秒表
数字是秒表 设计要求: 1.设计并制作符合要求的电子秒表, 2.由6位显示,两位显示‘分’,两位显示秒,两位显示百分秒, 3.最大至99分59.99秒 4.具有清零,启动,暂停,继续功能 5,最多2个控制按键 是我们最近的课程设计的小题目,我刚做完,采用74160十进制加法计数器设计完成,通过仿真波形测试,无60秒的暂态,误差小于0.0003秒。内附帮助文件,原理图与波形解压后请放在非中文目录下
所属分类:
嵌入式
发布日期:2009-06-26
文件大小:5120
提供者:
yjf309
数字秒表 课程设计 0:00:00~9分59秒99毫秒
数字秒表 课程设计 主要包括启动、暂停、继续和清零等功能,计数范围是0:00:00~9分59秒99毫秒
所属分类:
专业指导
发布日期:2010-01-21
文件大小:193536
提供者:
acedemic
51单片机C编程100例
说明:本文件夹一共提供各类编程实例200多个,由于编者水平有限,所以程序可能有BUG,希望谅解! 全部通过实际试验,正常运行!可以根据程序中的说明,调用各个部分的资源,自行试验。 ******************************************************************************** * 日期: 2007-3-25 * * 版本: 3.0 * * 作者: 深圳学林电子有限公司 专业8051单片机教学站 * * 邮箱: sxj1974@16
所属分类:
C
发布日期:2010-02-25
文件大小:7340032
提供者:
hys598
数字式秒表课程设计方法,案例。
1、秒表最大计时值为99分59.99秒; 2、6位数码管显示,分辨率为0.01秒; 3、具有清零、启动计时、暂停及继续计数等控制功能; 4、控制操作键不超过二个。
所属分类:
专业指导
发布日期:2010-03-07
文件大小:646144
提供者:
weifengdage
数字电子闹钟综合设计实验
综合运用MAX+PlusⅡ图形编辑器、文本编辑器等设计输入手段,通过本实验设计输入,应用层次化、模块化设计方法, 掌握自顶向下、自底向上及混合式设计方法及图形文件的编译、适配和仿真,完成数字电子闹钟的全部设计并编程(下载)。(一) 设计要求 1. 功能要求: a) 输入: i. CLK——时钟频率为10 MHz的输入,分频产生秒时钟。 ii. MOD——工作方式选择。 iii. ADJ——调校。 b) 输出: i. 六位LED数码管显示,动态扫描驱动。 ii. 一位LED报警、一位蜂鸣器报警信
所属分类:
嵌入式
发布日期:2010-04-26
文件大小:548864
提供者:
huishouwuyu
基于FPGA的数字秒表设计
本科生毕业论文(设计)开题报告书 题 目: 基于FPGA的数字秒表设计 学生姓名: *********** 学 号: ********** 专业班级: 自动化******班 指导老师: ************ 2010年 3 月 20 日 论文(设计)题目 ISP技术及其应用研究 课题目的、意义及相关研究动态: 课题设计的主要目的:运用所学的数字电子技术的基本知识和数字电子电路的设计方法,将数字电子技术的基础知识与EDA技术有机地联系起来,EDA电子仿真软件的仿真功能强大,具有完备的文件库,
所属分类:
嵌入式
发布日期:2010-06-16
文件大小:747520
提供者:
sanpao2010
基于单片机的数字秒表设计
本设计的多功能秒表系统采用AT89C51单片机为中心器件,利用其定时器/计数器定时和记数的原理,结合显示电路、电源电路、LED数码管以及键盘电路来设计计时器。将软、硬件有机地结合起来,使得系统能够实现两位LED显示,显示时间为00~99秒,每秒自动加1,能正确地进行加、减(倒)计时,快加,快减,可以同时记录4个相对独立的时间,通过上翻下翻来查看这4个不同的计时值,可谓功能强大。
所属分类:
硬件开发
发布日期:2011-01-02
文件大小:223232
提供者:
xuanyufan
基于单片机电子秒表设计毕业论文
近年来随着科技的飞速发展,单片机的应用正在不断的走向深入。本文阐述了基于单片机的数字电子秒表设计。本设计主要特点是计时精度达到0.001s,解决了传统的由于计时精度不够造成的误差和不公平性,是各种体育竞赛的必备设备之一。另外硬件部分设置了查看按键,可以对秒表上一次计时时间进行保存,供使用者查询。 本设计的数字电子秒表系统采用AT89C52单片机为中心器件,利用其定时器/计数器定时和记数的原理,结合显示电路、LED数码管以及外部中断电路来设计计时器。将软、硬件有机地结合起来,使得系统能够实现五位
所属分类:
硬件开发
发布日期:2011-05-08
文件大小:3145728
提供者:
cslichao
eda电子秒表
利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。该数字秒表能对0秒~59分59.99秒范围进行计时,显示最长时间是59分59秒。计时精度达到10ms。复位开关可以在任何情况下使用,使用以后计时器清零,
所属分类:
嵌入式
发布日期:2012-01-04
文件大小:201728
提供者:
tmplayers
基于定时器计数器的秒表仿真和C语言开发
数字秒表的工作原理 本设计中的数字秒表的核心是AT89C51单片机,其内部带有4KB在线可编程Flash存储器的单片机,无须外扩程序存储器,硬件电路主要由四部分构成:时钟电路,复位电路,键盘以及显示电路。 时钟电路是秒表硬件电路的核心,没有时钟电路,电子表将无法正常工作计时。本系统时钟电路采用的晶振的频率为12MHz,定时器采用的是定时器0工作在方式1定时。键盘可对秒表进行暂停、恢复、清零处理,还可以实现调微秒、调秒、调分。显示电路由1个八位一体共阴级LED数码管构成,它的段控端和位控端通过与
所属分类:
C/C++
发布日期:2012-05-06
文件大小:522240
提供者:
junge779
数字电子技术是课程设计 数字秒表设计
一、 设计目的 秒表应用于我们生活,工作,运动等需要精确计时的方面。它由刚开始的机械式秒表发展到今天所常用的数字式秒表。秒表的计时精度越来越高,功能越来越多,构造也日益复杂。 二、 设计要求 1. 设计并制作符合要求的电子秒表。 2. 秒表由6位7段LED显示器显示,其中2位显示“min”,4位显示“s”,其中显示分辨率位“0.01S”。 3. 计数最大值到99min59.99s,计数误差不超过0.01s, 4. 具有清零、启动计数、暂停计时及继续计时等控制功能。 三、 设计原理及其框图 该数
所属分类:
电信
发布日期:2013-01-04
文件大小:1048576
提供者:
xiaoding945
数字秒表课程设计
数字式秒表是一种常用的计时工具,以其价格低廉、走时准确、使用方便、功能多而广泛用于体育比赛中,利用中小规模集成电路和半导体器件进行数字式秒表的设计。本设计中数字秒表的最大计时是99分59.99秒,也就是分辨率是
所属分类:
硬件开发
发布日期:2013-06-02
文件大小:200704
提供者:
u010928939
数字式秒表课程设计
设计一个数字式秒表,技术指标如下: ①数字秒表的最大计时是99分59.99秒,也就是说分辨率是0.01秒; ②最后计数结果用数码管显示; ③需要实现清零、启动计时、暂停计时、继续计时等功能; ④当计时停止的时候,由开关给出一个清零信号,使得所有显示管全部清零。
所属分类:
专业指导
发布日期:2013-07-04
文件大小:381952
提供者:
missyych
数字秒表计时器
本设计主要特点是计时精度达到0.01s,具有多组数据记录功能,一键实现开始、暂停、清零功能。实现六位LED显示,显示时间为0~59分59秒99毫秒,计时精度为0.01秒,能正确地进行计时,同时能记录10组时间,并能用上下翻动键对计时时间进行查询。
所属分类:
IT管理
发布日期:2013-07-23
文件大小:382976
提供者:
u011230520
EDA数字秒表
1.利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。该秒表计时范围为0秒~59分59.99秒,显示的最长时间为59分59秒,计时精度为10毫秒,并且具有复位功能。复位开关一旦打开所有位都为0。 2.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器的连接。
所属分类:
专业指导
发布日期:2014-06-27
文件大小:212992
提供者:
u010383172
verilog秒表计时器
设计电子表,电子表指示的时间由nexys4 DDR开发板的8个数码管显示,从左到右数码管的前两个显示小时(范围0-24),第3-4个数码管显示分(范围0-59,计数到60,向小时位进1),第5-6个数码管显示秒(范围0-59,计数到60向分位进1),第7-8个数码管显示毫秒(范围0-99,计数到100向秒位进1) 。要求实现如下功能: (1)跑表的计时范围为0.01s~59min59.99s,计时精度为10ms。 (2)具有异步清零、启动功能。 (3)计时频率为100Hz。 (4)数字跑表的分
所属分类:
硬件开发
发布日期:2018-06-23
文件大小:943104
提供者:
nextpackage
数字秒表--EDA课程设计完整版(设计报告+仿真文件+硬件实现
利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。该数字秒表能对 0秒~59分59.99秒范围进行计时,显示最长时间是59分59秒,超过该时间能够进行报警。计时精度达到10ms。设计了复位开关和启停开关。复位开关可以在任何情况下使用,使用以后计时器清零,并做好下一次计时的准备。
所属分类:
专业指导
发布日期:2018-07-02
文件大小:8192
提供者:
qq_42334628
简易数字秒表的设计与实现.pdf
1)设计一个能测量3 名100 米跑运动员短跑成绩的数字秒表。要求用一组四位数码管显示时间, 格式为00.00s,最大计数时间是99.99 秒。 2)秒表设置3 个开关输入(清零开关1 个、记录开关1 个、成绩开关1 个)。按下“记录”开关第 一次, 将记录并储存第一名运动员的成绩, 以此类推。当“记录” 开关按下3 次后,成绩计数结束。 3)成绩计数结束之后,连续按动“成绩”开关,可以把3 个运动员的成绩循环显示在数码管上。 4)确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设
所属分类:
电信
发布日期:2020-05-14
文件大小:2097152
提供者:
jzjd99
0 - 99秒数字秒表
本文介绍了0 - 99秒数字秒表的电路原理
所属分类:
其它
发布日期:2020-07-28
文件大小:17408
提供者:
weixin_38675967
«
1
2
»