点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 111序列
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
linux网络管理员手册
目录 Legal Notice................................................................................................................................................. IV 第一章 网络绪论.............................................................................
所属分类:
网络基础
发布日期:2009-05-02
文件大小:566272
提供者:
easyprince
Verilog HDL硬件描述语言.rar
www.bestlinux.cn西安万达嵌入式 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15
所属分类:
C++
发布日期:2009-05-06
文件大小:4194304
提供者:
qiang215510171
C#语言参考C#语言参考
目录 1. 介绍 1 1.1 Hello, world 1 1.2 类型 2 1.2.1 预定义类型 3 1.2.2 转换 5 1.2.3 数组类型 6 1.2.4 类型系统一致 7 1.3 变量和参数 8 1.4 自动内存管理 11 1.5 表达式 13 1.6 声明 14 1.7 类 17 1.7.1 常数 19 1.7.2 域 19 1.7.3 方法 20 1.7.4 属性 21 1.7.5 事件 22 1.7.6 操作符 23 1.7.7 索引 24 1.7.8 实例构造函数 25 1
所属分类:
C#
发布日期:2009-05-07
文件大小:1048576
提供者:
xiang722
WAP 无线应用协议
WAP无线应用协议 英文 目 录 译者序 序 前言 第一部分 体系结构 第1章 无线应用协议体系结构规范 …1 1.1 范围 1 1.2 研究背景 1 1.2.1 研究目的 1 1.2.2 要求 2 1.3 体系结构概述 3 1.3.1 万维网模型 3 1.3.2 WAP模型 4 1.3.3 WAP网络示例 5 1.3.4 安全模型 6 1.4 WAP体系结构的组成 6 1.4.1 无线应用环境 6 1.4.2 无线会话协议 7 1.4.3 无线事务 协议 7 1.4.4 无线传输层安全 7
所属分类:
网络基础
发布日期:2009-05-10
文件大小:15728640
提供者:
SGX6660888
Verilog教程(PDF格式)
目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
所属分类:
C++
发布日期:2009-05-11
文件大小:3145728
提供者:
xiongyanping
浙大acm模板c/c++
1、 几何 25 1.1 注意 25 1.2 几何公式 25 1.3 多边形 27 1.4 多边形切割 30 1.5 浮点函数 31 1.6 面积 36 1.7 球面 37 1.8 三角形 38 1.9 三维几何 40 1.10 凸包 47 1.11 网格 49 1.12 圆 49 1.13 整数函数 51 2、 组合 54 2.1 组合公式 54 2.2 排列组合生成 54 2.3 生成gray码 56 2.4 置换(polya) 56 2.5 字典序全排列 57 2.6 字典序组合 57
所属分类:
C
发布日期:2009-06-08
文件大小:541696
提供者:
wlb1990221
oracle数据库基础(中文PDF文档)
总共二十八章,还加A附录 非常难道的资源,很全面! 第一部分 Oracle SQL*PLUS基础............................................................. 24 第一章 Oracle数据库基础....................................................................... 24 §1.1 理解关系数据库系统(RDBMS).........................
所属分类:
其它
发布日期:2009-06-11
文件大小:2097152
提供者:
yan7788180
Gray码是一个长度为2n的序列。序列中无相同的原图,每个元素都是长度为n位的串,相邻元素恰好只有一位不同。用分治策略设计一个算法对任意的n构造相应的Gray码。
n=1时,Gray码:0,1 n=2时,Gray码:00,10, 11,01 n=3时,Gray码:000,010,011,001, 101,111,110,100 n=4,时,Gray码:0000,0010,0011,0001,0101,0111,0110,0100, 1100,1110,1111,1101,1001,1011,1010,1000 从上面可以看出如下规律:从n=2开始,每个n的Gray码由两部分组成。后一位的Gray码可以从前一位的G ray码求出,即,在n的Gray码的前半
所属分类:
其它
发布日期:2009-06-22
文件大小:14336
提供者:
wwx1234
Verilog 教程
第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
所属分类:
C++
发布日期:2009-07-06
文件大小:3145728
提供者:
wanghanding1988
数字逻辑课程设计之111序列检测
这个很简单的 很适合那些初学者 而且是老师要求做实验报告的学生下载
所属分类:
专业指导
发布日期:2010-01-12
文件大小:177152
提供者:
zhengleiqy
数字逻辑课程设计——111序列检测器
一、实验目的: 1、深入了解与掌握同步时序逻辑电路的设计过程; 2、了解74LS74、74LS08、74LS32及74LS04芯片的功能; 3、能够根据电路图连接好实物图,并实现其功能。学会设计过程中的检验与完善。 二、实验内容描述: 题目:“1 1 1”序列检测器。 原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计“1 1 1”序列检测器。 集成电路引脚图: D触发器( 74 LS 74
所属分类:
C
发布日期:2010-01-26
文件大小:535552
提供者:
sunnyu1116
数字逻辑 课程设计 111序列检测器
一、题目:“1 1 1”序列检测器。 原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计“1 1 1”序列检测器。
所属分类:
专业指导
发布日期:2010-06-28
文件大小:316416
提供者:
nandegai
数字逻辑课程设计—“111”序列检测器
课程设计任务书 学生姓名 胡俊 学生专业班级 计 算 机0801 指导教师 王莹 学 院 名 称 计算机科学与技术学院 一、题目:“1 1 1”序列检测器。 原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计“1 1 1”序列检测器。 二、要求完成设计的主要任务如下: 1.能够运用数字逻辑的理论和方法,把时序逻辑电路设计和组合逻辑电路设计相结合,设计一个有实际应用的数字逻辑电路。 2.使用同
所属分类:
C
发布日期:2010-06-28
文件大小:937984
提供者:
smart_hj
数字逻辑设计111序列
1111111111111111111111111111111111111
所属分类:
专业指导
发布日期:2011-03-04
文件大小:139264
提供者:
jackieehe
数字逻辑课程设计——111序列检测器
数字逻辑的课程设计,是有关于111序列检测序列的
所属分类:
PHP
发布日期:2011-06-27
文件大小:535552
提供者:
tiger07706
数字逻辑课程设计
数电课程设计,数字逻辑课程设计——111序列检测器.pdf,可以工作课程设计的大家作参考用。
所属分类:
专业指导
发布日期:2011-12-06
文件大小:535552
提供者:
zy849838165
EDA 检测序列 111
本文提供了序列“111”的检测,quartusⅡ仿真。
所属分类:
其它
发布日期:2013-07-03
文件大小:48128
提供者:
u011288874
信息论信源与信息熵111
信源描述与分类 离散信源的信息熵和互信息 离散序列信源的熵 连续信源的熵与互信息 冗余度
所属分类:
专业指导
发布日期:2008-12-30
文件大小:447488
提供者:
clyde87
哈夫曼序列检测器
选择Basys2/3/Nexys4开发板,设计一个哈弗曼编码序列检测器,并完成其综合。 (1) 被检测序列为EE 0F B7 93 49 DF E3 B4 DD F4 4C EE 0F B7 91(16进制),序列可以预先固化在ROM中。 例:两个字节0x01和0x11会被编码成序列0b001100 哈弗曼编码的作用是对数据进行压缩处理,哈弗曼编码有一个特点是:如果它和它前面的码字位数相同,则当前码字为它前面的码字加1;如它的位数比它前面的码字位数大,则当前码字为前一个码字加1再补若干0,直至
所属分类:
讲义
发布日期:2019-09-30
文件大小:688128
提供者:
weixin_45704530
back_Hobbyist_Corner:Project 3 SEI 111后端-源码
API设置 这是制作API的初始化起点。 样例模型 栏名 数据类型 笔记 _ID 对象编号 由MongoDB制造 姓名 细绳 在这种情况下是可选的 完全的 布尔型 true还是false __v 数字 猫鼬制造 示例-默认路由 方法 小路 地点 目的 得到 / api app.js 欢迎使用API 得到 / api / examples example.js 获取所有示例 得到 / api / examples /:id example.js 举一个例子 邮政 / api /
所属分类:
其它
发布日期:2021-03-13
文件大小:57344
提供者:
weixin_42131367
«
1
2
3
4
5
6
7
8
9
10
...
22
»