您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 12位逐次逼近寄存器型ADC 转换器设计.doc

  2. SAR ADC其基本结构如图1所示,包括采样保持电路(S/H)、比较器(COMPARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER)和逻辑控制单元(SAR LOGIC)。模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR LOGIC控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。由比较器对VIN和VDAC进行比较
  3. 所属分类:制造

    • 发布日期:2020-04-20
    • 文件大小:1048576
    • 提供者:qq_40787345