您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 16位浮点FFT算法的VHDL实现

  2. 16位浮点FFT算法的VHDL实现 程序 仿真 什么的都有 用VHDL实现
  3. 所属分类:其它

    • 发布日期:2009-10-23
    • 文件大小:437248
    • 提供者:pinggougou
  1. 16位浮点FFT算法的VHDL实现+说明文件 模块划分很清晰放入指定的存储路径可以直接运行,或者可以改变存储路径再运行,运行时注意把文件导入

  2. 64位浮点FFT算法的VHDL实现+说明文件 模块划分很清晰 输入输出文件都已经有了 放入指定的存储路径可以直接运行,或者可以改变存储路径再运行,运行时注意把文件导入
  3. 所属分类:其它

    • 发布日期:2010-12-21
    • 文件大小:437248
    • 提供者:zhouxxfcj
  1. 1024*16点基2dif的fft的matlab仿真

  2. 1024*16点基2dif的fft的matlab仿真
  3. 所属分类:软件测试

    • 发布日期:2011-03-21
    • 文件大小:1024
    • 提供者:bejane
  1. 1024*16点基2dif的fft的matlab仿真

  2. 1024*16点基2dif的fft的matlab仿真
  3. 所属分类:软件测试

    • 发布日期:2011-03-21
    • 文件大小:2048
    • 提供者:bejane
  1. 使用c语言编写的定点和浮点fft

  2. 在网络已有的c语言版的fft基础上,编写能够实现任意点数的浮点fft和任意点数,位宽为16位的定点fft。而且内附完整的说明和注释,对大家有又一定的启发。
  3. 所属分类:C

    • 发布日期:2011-04-14
    • 文件大小:416768
    • 提供者:hupan0401
  1. dsp 16点fft的C源程序

  2. dsp fft算法的调试实例,对学习FFT算法很有用的!!
  3. 所属分类:C

    • 发布日期:2011-05-03
    • 文件大小:2048
    • 提供者:moidrie
  1. 16位浮点FFT算法的VHDL实现(有测试文

  2. 16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL实现,16位浮点FFT算法的VHDL
  3. 所属分类:硬件开发

    • 发布日期:2011-10-12
    • 文件大小:437248
    • 提供者:devpearl110
  1. 16点基4dit-fft程序(c++)

  2. 自己写的基4FFT,主要是了解fft编程思想,实验结果正确。在此基础可以扩展到64,256点等的基4FFT。
  3. 所属分类:C++

    • 发布日期:2011-11-05
    • 文件大小:3072
    • 提供者:renggang
  1. 信号处理课程设计 matlab

  2. ⑴ 已知差分方程y(n)-y(n-1)+0.8y(n-2) = x(n); ⑵用实验来对采样定理进行验证 ⑶对于单位抽样序列 、矩形序列 ,分别作8,16点FFT,观察它们的幅频特性,说明它们的差别,简要说明原因。
  3. 所属分类:其它

    • 发布日期:2012-06-18
    • 文件大小:316416
    • 提供者:xiamuzsy
  1. 卷积的dsp处理以及函数图象 利用matlab实现

  2. 1、编制x(n)=n+1 0≤n≤31 和 h(n)=R32(n) 的C程序。 2、编制X(k)=DFT[ x(n) ] 的C程序。 编制H(k)=DFT[ h(n) ] 的C程序。 3、求y(n)=x(n)*h(n)的卷积。 4、求y(n)=IDFT[X(k)•H(k)] (注意补点)。 5、编制计算x(n)=n+1 0≤n≤16 的FFT程序。 6、将n扩展为32点,求x(n)=n+1 的FFT程序。
  3. 所属分类:专业指导

  1. 16点FFT基四算法

  2. 16点 FFT 基四算法 matlab
  3. 所属分类:专业指导

    • 发布日期:2012-12-29
    • 文件大小:939
    • 提供者:sujubyi
  1. matlab fft计算

  2. 8点 16点fft变换 4.1 8点DIT-FFT程序设计程序 clc; clear all; close all; x=[0 1 2 3 4 5 6 7]; %输入的信号,自己可以改变 m=max(nextpow2(x));%整体运用原位计算 N=2^m; % 求x的长度对应的2的最低幂次m n=0:N-1; if length(x)<N x=[x,zeros(1,N-length(x))]; % 若x的长度不是2的幂,补零到2的整数幂 end nxd=bin2dec(fliplr(d
  3. 所属分类:C/C++

    • 发布日期:2013-08-25
    • 文件大小:333824
    • 提供者:lvjie3318
  1. 1024点定点FFT

  2. 32位整数的1024点FFT变换,总结网上资料,比较适合16或32位单片机使用!
  3. 所属分类:C++

    • 发布日期:2013-11-22
    • 文件大小:57344
    • 提供者:xuwangxy
  1. Vivado Xilinx FFT快速傅里叶变换IP核详解

  2. 自己阅读XILINX FFT IP核整理的中文文档 快速傅里叶变换v9.0 IP核指南 ——Vivado设计套件 介绍:Xilinx FFT IP核是一种计算DFT的有效方式。 特点:•前向变换(FFT)和反向变换(IFFT)在复数空间,并且可以在运行的同时进行选择配置 •变换点数范围:N=2^m,m=3~16 •数据精度范围:b_x=8~34 •相位精度范围:b_w=8~34 •算术处理方式:不放缩(全精度)定点 放缩定点 块浮点 •输入数据定点数类型和浮点数类型 •舍入或者截尾 •数据和相
  3. 所属分类:硬件开发

    • 发布日期:2018-05-13
    • 文件大小:58368
    • 提供者:prisoner123
  1. 1024点FFT快速傅立叶变换,16位数据输入输出,带DMA功能,xilinx_VHDL代码

  2. 1024点FFT快速傅立叶变换 16位数据输入输出 带DMA功能 xilinx_VHDL代码 快速 , 资料
  3. 所属分类:硬件开发

    • 发布日期:2019-08-31
    • 文件大小:440320
    • 提供者:drjiachen
  1. 1024点FFT快速傅立叶变换,16位数据输入输出,带DMA功能,xilinx VHDL代码.zip

  2. 1024点FFT快速傅立叶变换,16位数据输入输出,带DMA功能,xilinx VHDL代码.zip
  3. 所属分类:硬件开发

    • 发布日期:2019-08-30
    • 文件大小:583680
    • 提供者:drjiachen
  1. 16个数据FFT蝶形运算图

  2. 16个数据FFT蝶形运算图 一步一步的推导图 dwg格式
  3. 所属分类:医疗

    • 发布日期:2020-10-15
    • 文件大小:71680
    • 提供者:cracy3m
  1. 基于FPGA的FFT算法硬件实现

  2. 设计了一种基于FPGA的1024点16位FFT算法,采用了基4蝶形算法和流水线处理方式,提高了系统的处理速度,改善了系统的性能。提出了先进行前一级4点蝶形运算,再进行本级与旋转因子复乘运算的结构。合理地利用了硬件资源。对系统划分的各个模块使用VerilogHDL进行编码设计。对整个系统整合后的代码进行功能验证之后,采用QuartusⅡ与Matlab进行联合仿真,其结果是一致的。该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,在数字信号处理领域有广泛应用。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:238592
    • 提供者:weixin_38707217
  1. 基于FPGA的FFT处理器

  2. 随着FPGA发展,其资源丰富,易于组织流水和并行结构,将FFT实时性要求与FPGA器件设计的灵活性相结合,实现并行算法与硬件结构的优化配置,不仅可以提高处理速度,并且具有灵活性高。开发费用低、开发周期短、升级简单的特点。针对某OFDM系统中FFT运算的实际需要,提出了基于FPGA的设计来实现FFT算法,并以16位长数据,64点FFT为例,在QuartusⅡ软件上通过综合和仿真。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:852992
    • 提供者:weixin_38509504
  1. 汽车电子中的ADI低成本32位浮点SHARC DSP适合汽车电子娱乐系统

  2. ADI(Analog Devices Inc.)推出第三代低成本32位浮点SHARC DSP——,该产品支持32位定点和32位/40位浮点算法格式。    ADSP-21262内核工作频率为200MHz,峰值时为1200MFLOPS/800MFLOPS。能执行快速傅立叶变换(FFT)运算(46us内1024点复杂FFT),比同等价格的快2.6X。在音频应用时,SIMD模式有效地加倍处理器性能,200MHz时超哈佛架构的固定或浮点数据400MMACS。有三个单独的总线,用于双数据提取,指令提取和无
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:37888
    • 提供者:weixin_38698433
« 12 3 4 »