您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的抢答器设计

  2. 智力竞赛抢答计时器的设计 一、 课题说明在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者。同时,还可以设置计时、计分、犯规奖惩计录等多种功能。 二、 设计要求 1、设计一个4组参加的智力竞赛抢答计时器。每组设置一个抢答按钮供抢答者使用。 2、电路具有第一抢答信号的鉴别和锁存功能。在主持人将系统复位并发出抢答指令后,当有某一组参赛者首先按下抢答开关时,数码管显示相应组别并伴有声响。此时,电路应具备自锁功能,使别组的抢答开
  3. 所属分类:硬件开发

    • 发布日期:2009-05-11
    • 文件大小:235520
    • 提供者:yinmy123456
  1. 16路智力竞赛抢答器设计

  2. 介绍了一种自行设计的1 6 路数字抢答器。该电路由抢答电路、定时电路、报警控制电路和时序控 制电路四部分组成。具有设计思路简单、功能齐全, 易于实现, 成本低廉等优点。
  3. 所属分类:专业指导

    • 发布日期:2009-05-12
    • 文件大小:147456
    • 提供者:wo0103zs
  1. 数字电路:数字电路实验指导书

  2. 目 录 实验一 TTL门电路参数测试实验………………………………………1 实验二 CMOS门电路参数测试……………………………………………4 实验三 基本门电路的逻辑功能测试……………………………………6 实验四 译码器及其应用…………………………………………………8 实验五 数码管显示实验…………………………………………………12 实验六 组合逻辑电路的设计与测试……………………………………16 实验七 移位寄存器及其应用……………………………………………19 实验八 计数器及其应用…………
  3. 所属分类:专业指导

    • 发布日期:2010-01-18
    • 文件大小:931840
    • 提供者:beisika10368
  1. 八路抢答器的电路设计

  2. 一.设计题目 设计一个8路抢答器 二.设计要求 1.给定的主要器件:74LS148 、74LS573 、555 、计数器 2. 功能要求:设计一个智力竞赛抢答器,可同时共8名选手参加比赛,并具有定时抢答功能。具体功能要求如下: 基本功能: (1) 设计一个智力竞赛抢答器,可同时供8名选手或8个代表队参加比赛, (2) 主持人可以进行预置分数和加/减分控制。 (3) 抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号,同时扬声器给出
  3. 所属分类:专业指导

    • 发布日期:2009-03-06
    • 文件大小:508928
    • 提供者:lanyouyuan11
  1. 16路智力竞赛抢答器设计

  2. 抢答器作为一种电子产品,早已广泛应用于各种智力和知识竞赛场合,但目前所使用的抢答器存在分立元件使用较多,造成每路的成本偏高,而现代电子技术的发展要求电子电路朝数字化、集成化方向发展,因此设计出数字化全集成电路的多路抢答器是现代电子技术发展的要求0 笔者按照这一要求,并根据74LS373八路锁存器的功能特点,用74LS373和其它几块常用的)#12 系列数字集成电路设计出了一数码显示八路抢答器电路,该电路具有成本低、元器件容易得到、路数多、数码直观显示、性能稳定等诸多优点, 而且该电路也可作数字集
  3. 所属分类:专业指导

    • 发布日期:2010-11-16
    • 文件大小:123904
    • 提供者:wangjiaqi8448