您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. [时空译码-无线通讯技术]Space-Time Coding

  2. 作者:Branka Vucetic University of Sydney, Australia Jinhong Yuan University of New South Wales, Australia 目录 Performance Limits of Multiple-Input Multiple-Output Wireless Communication Systems 1 1.1 Introduction . . . . . . . . . . . . . . . . . . . .
  3. 所属分类:Java

    • 发布日期:2009-05-04
    • 文件大小:4194304
    • 提供者:awayofzhang
  1. 哈夫曼编/译码器 二叉树、树、森林的表示及操作

  2. 一、问题描述 利用哈夫曼编码进行通信可以大大提高1言道利用率,缩短信息传速时间,降低传输成本。但是.这要求在发送端通过一个编码系统对待传数据预先编码.在接收端将传来的数据进行译码(复原)。对于双工信道(即可以双向传输俏息的信道),每端都需要一个完整的编/译码系统。试为这样的信息收发站写一个哈夫曼码的编/译码系统。 二、基本要求 一个完挂的系统应具有以下功能: (1) I:初始化(Initialization).从终端读入字符集大小n,以及n个字符和二个权值.建立哈夫曼树.井将它存于文件卜主怕丁
  3. 所属分类:C

    • 发布日期:2009-05-09
    • 文件大小:2048
    • 提供者:lisheng509
  1. 哈夫曼编码译码器的源代码

  2. 根据哈夫曼编码的算法,来实现将字符编码为相应的01编码,也可以将01编码转化为相应的字符编码。 此代码在实现时还要建立若干的文件: 1)建立一个存放要编码的字符文件.in。 2)建立一个存放编码后存放01编码的文件.out。 3)建立一个存放根据字符的权值建立的哈夫曼树的信息的文件.out。 4)建立一个存放译码后的信息的存储文件.out。
  3. 所属分类:其它

    • 发布日期:2009-05-27
    • 文件大小:3072
    • 提供者:kuangren2009
  1. 74系列芯片名称及解释

  2. 74系列芯片名称及解释 型号 内容 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动 器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09
  3. 所属分类:嵌入式

    • 发布日期:2009-07-27
    • 文件大小:11264
    • 提供者:txwlltt
  1. 4-16译码器vhedl源程序

  2. 用quartus7.2编写的4-16译码器的vhdl工程文件
  3. 所属分类:其它

    • 发布日期:2009-09-12
    • 文件大小:346112
    • 提供者:nt321123
  1. 哈夫曼编码与译码 数据结构

  2. (1)读取文本文件即使用C编译系统所提供的库函数对给定的文本文件(wejian.txt)进行读取。 (2)统计文本文件中的字符:统计文本文件中出现的字符及各字符出现的频度(次数),根据频度设置权值,并将相关字符的频率输出。 (3)根据第(2)步所得到的权值构建Huffman树,并打印Huffman树。 (4)根据建好的Huffman树,编写Huffman编码的函数得到每个字符的Huffman编码 ,然后对文本文件进行Huffman编码化处理,将编码结果存入到新文件(code.txt)。 (5)
  3. 所属分类:C

    • 发布日期:2009-12-01
    • 文件大小:8192
    • 提供者:yaminvsasheng
  1. 计数器译码器数字系统实验报告

  2. 1)学习Ise系统的操作与使用。 2)学习用VHDL语言设计程序的方法和原理图编辑器的使用方法。 3) 学习多功能EDA开发系统的使用。 1、复习二进制译码器的功能; 2、学习VHDL语言源程序输入法; 3、学习VHDL语言源程序检查和修改; 4、掌握用VHDL语言设计一个3线—8线译码器的方法; 5、掌握VHDL语言编辑器的基本功能。
  3. 所属分类:专业指导

    • 发布日期:2009-12-27
    • 文件大小:320512
    • 提供者:changtianmu
  1. 74LS系列集成块功能介绍

  2. 74LS系列集成块功能介绍 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc
  3. 所属分类:其它

    • 发布日期:2010-03-29
    • 文件大小:14680064
    • 提供者:xue041480
  1. VHDL实验段数码管译码器设计与实现

  2. 一.实验目的 1. 掌握7段数码管译码器的设计与实现 2. 掌握模块化的设计方法 二.实验内容 设计一个7段数码管译码器,带数码管的4位可逆计数器 [具体要求] 1. 7段数码管译码器 使用拨码开关SW3, SW2, SW1, SW0作为输入,SW3为高位,SW0为低位。 将输出的结果在HEX1,HEX0显示。当输入为‘0000’~‘1111’显示为00~15, 2. 带数码管的4位可逆计数器 将实验三的结果在数码管上显示。结合上次实验,将4位可逆计数器,数码管显示,分别作为两个子模块,实现在
  3. 所属分类:专业指导

    • 发布日期:2010-03-31
    • 文件大小:1024
    • 提供者:woshishuiaabbb
  1. 实验七 译码器及其应用

  2. 、实验目的 1. 掌握3 -8线译码器、4 -10线译码器的逻辑功能和使用方法。 2. 掌握用两片3 -8线译码器连成4 -16线译码器的方法。 3. 掌握使用74LS138实现逻辑函数和做数据分配器的方法。
  3. 所属分类:专业指导

    • 发布日期:2010-04-12
    • 文件大小:1048576
    • 提供者:htt0324
  1. 2-4译码器设计报告

  2. 2-4译码器设计报告 利用QuartusII软件功能进行仿真分析,含实验目的,内容,步骤,等!
  3. 所属分类:嵌入式

    • 发布日期:2010-09-05
    • 文件大小:345088
    • 提供者:huhehaote315
  1. 数据结构课程设计哈夫曼编\译码器

  2. 题目的基本要求是: 1.初始化,键盘输入字符集大小n,n个字符和n个权植,建立哈夫曼树。 2.编码,利用建好的huffman树生成huffman编码; 3.输出编码; 4.译码功能; 5.字符和频度如下: 字符 空格 A B C D E F G H I J K L M N O P Q 频度 186 64 13 22 32 103 21 15 47 57 1 2 32 20 57 63 15 1 字符 R S T U V W X Y Z 频度 48 51 80 23 8 18 1 16
  3. 所属分类:C

    • 发布日期:2011-07-06
    • 文件大小:124928
    • 提供者:sms0101
  1. VHDL行为级描述的译码器设计

  2. 标准的2-4线译码器VHDL语言行为级描述设计,这个设计包含的工程文件通过ISE编译综合,经过仿真证明准确无误。
  3. 所属分类:硬件开发

    • 发布日期:2011-10-29
    • 文件大小:945152
    • 提供者:cicadasound
  1. VHDL数据流描述的译码器设计

  2. 标准的2-4线译码器VHDL语言数据流描述设计,这个设计包含的工程文件通过ISE编译综合,经过仿真证明准确无误。
  3. 所属分类:硬件开发

    • 发布日期:2011-10-29
    • 文件大小:1048576
    • 提供者:cicadasound
  1. VHDL结构级描述的译码器设计

  2. 标准的2-4线译码器VHDL语言结构级描述设计,这个设计包含的工程文件通过ISE编译综合,经过仿真证明准确无误。
  3. 所属分类:硬件开发

    • 发布日期:2011-10-29
    • 文件大小:965632
    • 提供者:cicadasound
  1. 译码器c语言

  2. /**************************************************************************** * 138译码器实验 * * * * 实验目的: 1. 了解138译码器工作原理 * * 2. 学会用C语言对138译码器简单的编程控制 * * * * 实验现象: LED灯每隔一段时间循环点亮 * * 接线方法: J15连JP1(参考图片连接) * *********************************************
  3. 所属分类:C/C++

    • 发布日期:2012-11-28
    • 文件大小:2048
    • 提供者:five50
  1. 2-4译码模块verilog语言

  2. 2-4译码模块verilog语言2-4译码模块verilog语言2-4译码模块verilog语言2-4译码模块verilog语言
  3. 所属分类:其它

    • 发布日期:2018-05-06
    • 文件大小:878
    • 提供者:jackwo1f
  1. 译码器2-4的mdelsim实现以及tcl命令仿真.docx

  2. 本文介绍了2-4译码器的modelsim实现,文档中包含代码,仿真结果。作者亲测代码无bug,内容详细,易于理解,适合初学者。本文还采用了do文件的仿真方式,即写tcl命令的方式,配合译码器这一例子,加深对tcl命令方式进行仿真的理解。
  3. 所属分类:嵌入式

    • 发布日期:2020-02-13
    • 文件大小:227328
    • 提供者:xiaonainai1
  1. 2-4译码器.ms10

  2. 利用Multisim10设置一个2-4译码器,只用非门和三输入与门;利用Multisim10设置一个2-4译码器,只用非门和三输入与门;利用Multisim10设置一个2-4译码器,只用非门和三输入与门
  3. 所属分类:教育

    • 发布日期:2020-06-23
    • 文件大小:86016
    • 提供者:NoHairNoHair
  1. WHUT-逻辑与计算机设计个性课第一个实验任务书(1-2次课)实验报告.doc

  2. WHUT-逻辑与计算机设计个性课第一个实验任务书(1-2次课)实验报告 (4)理解译码器的工作原理,设计并实现2-4译码器。 (5)理解译码器的工作原理,设计并实现3-8译码器,4-16译码器。 (6)理解译码器的工作原理,设计5-32译码器,并编写仿真程序进行仿真测试。
  3. 所属分类:嵌入式

    • 发布日期:2021-01-16
    • 文件大小:558080
    • 提供者:m0_46249601
« 12 3 4 5 6 7 8 9 10 ... 33 »