小数分频VHDL代码.pdf
(145.33 KB, 下载次数: 249 )d arch
2:fdn,任意整数分频器(分步系数2--15,可自行修改代码増增加分频系数)
library ieee
use ieee std logic 1164.all
use ieee std logic unsigned. all
entity fdn is
port
lock in
std log
enable
in std logic
n of fd
in std logic vector (3 downt
摘要:在嵌入式系统设计中我们经常要使用到各种频率的时钟,供给DSP或者FPGA等硬件芯片,使其正常工作。
在集成度高度发展的今天,不能靠多个晶振源来解决问题,而且一旦晶振固定那么它的灵活性和可移植性必然受到很大影响,所以一些时钟分频芯片应运而生,今天我们将举一个很有代表性的AD9522时钟分频芯片的典型应用来达到一个抛砖引玉的作用。
一、AD9522简介
1.外部特性
A D 9 5 2 2是一个多路时钟输出和分配功能的芯片,本身支持亚皮秒抖动性能,在芯片内部还集成了PL