点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 24小时循环计时
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于VHDL的简易数字秒表的设计
1、能进行正常的时、分、秒计时功能,分别由6个数码管显示24小时、60分钟、60秒钟的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按59分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑶按下“SC”键时,秒清零; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。 3、能
所属分类:
其它
发布日期:2010-01-05
文件大小:265216
提供者:
wzl880820
EDA课程设计多功能数字钟
1、能进行正常的时、分、秒计时功能,分别由6个数码管显示24小时、60分钟、60秒钟的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按59分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑶按下“SC”键时,秒清零; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。 3、能
所属分类:
其它
发布日期:2010-01-08
文件大小:433152
提供者:
yinheng1314
数字秒表设计vhdl
1、能进行正常的时、分、秒计时功能,分别由6个数码管显示24小时、60分钟、60秒钟的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按59分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑶按下“SC”键时,秒清零; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。 3、能
所属分类:
其它
发布日期:2010-01-10
文件大小:460800
提供者:
yunyun007
数字逻辑课设可闹时报时电子钟
1.能进行正常的时、分、秒计时功能。 1) 用M6M5进行24进制小时的显示; 2) 用M4M3进行60进制分的显示; 3) 用M2M1进行60进制秒的显示。 2.利用按键实现“校时”、“校分”和“秒清单”功能。 1) 按下SA键时,计时器迅速递增,按24小时循环,并且计满23时回到00。 2) 按下SB键时,计时器迅速递增,按60小时循环,并且计满59时回到00,但不向时进位。 3) 按下SC,秒清零。 要求按下“SA”或“SB”均不会产生数字跳变(“SA”、“SB”按键是有抖动的,必须对“
所属分类:
C
发布日期:2010-01-12
文件大小:625664
提供者:
zzzz4579
EDA大作业基于VHDL语言
具有时、分、秒计数显示功能,以24小时循环计时。 2、具有清零,调节小时、分钟功能。 3、具有整点报时功能,整点报时的同时LED灯花样显示。
所属分类:
专业指导
发布日期:2010-11-26
文件大小:266240
提供者:
laopo521bxd
EDA课程设计 数字时钟
EDA课程设计 课题1:数字钟设计 设计要求: 1. 具有时、分、秒,计数及数码管显示功能,以 24 小时循环计时。 2. 具有清零,调节小时、分钟功能
所属分类:
网络管理
发布日期:2011-03-15
文件大小:732160
提供者:
xiaoyaohan21
微机原理数字钟的设计 电子设计
利用8259A中断控制器、8253定时/计数器、8255A接口芯片以及键盘和数码显示电路,设计一个电子时钟,由8253中断定时,小键盘控制电子时钟的启停及初始值的预置。电子时钟的显示格式HH:MM:SS由左到右分别为时、分、秒,最大记时59:59:59超过这个时间时分秒位都清零从00:00:00重新开始。 1. 电子时钟具有二十四小时循环记时功能,走时要准。 2. 显示格式,时:分:秒。 3. 利用8253作为定时器。
所属分类:
硬件开发
发布日期:2011-05-18
文件大小:139264
提供者:
wsz726998440
计时时钟微机原理课程设计
需要一个八位LED数码管显示器用于显示时间(分,秒);显示的初值在启动实验箱运行程序后输入;按任意键后时间开始走动,每隔一秒改变一次显示值(每60秒为一分钟,60分一小时,24小时后复位);能同时显示时分秒共六位;秒钟为60时,能自动复位到零,并使分钟加一;分钟为60时,能自动复位到零,并使小时加一;小时为24时时,自动复位到零。LED数码管显示器循环显示时分秒的动态值。现显示过程中,按A键可重新置初值;按B键暂停时间,再按一次从当前时间开始计时;D、E、F键分别清除小时、分钟、秒钟对应两位。
所属分类:
专业指导
发布日期:2011-07-16
文件大小:1048576
提供者:
keynes1988
基于vhdl数字时钟设计源码包
具有时、分、秒计数显示功能,以24小时循环计时,时钟计数显示时有LED灯的花样显示,具有调节小时、分钟及清零的功能。
所属分类:
嵌入式
发布日期:2011-12-14
文件大小:2097152
提供者:
zyfak47
微机原理 计时时钟
需要一个八位LED数码管显示器用于显示时间(分,秒);显示的初值在启动实验箱运行程序后输入;按任意键后时间开始走动,每隔一秒改变一次显示值(每60秒为一分钟,60分一小时,24小时后复位);能同时显示时分秒共六位;秒钟为60时,能自动复位到零,并使分钟加一;分钟为60时,能自动复位到零,并使小时加一;小时为24时时,自动复位到零。LED数码管显示器循环显示时分秒的动态值。现显示过程中,按A键可重新置初值;按B键暂停时间,再按一次从当前时间开始计时;D、E、F键分别清除小时、分钟、秒钟对应两位。
所属分类:
硬件开发
发布日期:2012-03-08
文件大小:1048576
提供者:
mlguan1990
EDA数字时钟
EDA数字时钟有时、分、秒计数显示功能,小时为24进制,分钟和秒为60进制以24小时循环计时 2)设置复位、清零等功能 3)有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间 4)时钟计数显示时有LED灯显示;
所属分类:
嵌入式
发布日期:2012-06-17
文件大小:476160
提供者:
ziye875796378
基于verilog的fpga数字钟
l、能进行正常的时、分、秒计时功能,分别由6个数码显示24小时、60分钟的计数器显示。 2、能利用实验系统上的按钮实现“校时”、“校分”功能; (1)按下“SA”键时,计时器迅速递增,并按24小时循环; (2)按下“SB”键时,计时器迅速递增,并按59分钟循环,并向“时”进位; (3)按下“SC”键时,秒清零;抖动的,必须对其消抖处理。 3、能利用扬声器做整点报时: (1)当计时到达59’50”时开始报时,频率可为500Hz; 计满23小时后回零;计满59分钟后回零。 (2)到达59’59”时
所属分类:
专业指导
发布日期:2017-06-09
文件大小:3145728
提供者:
qq_35364022
vhdl数字时钟设计
1)具有时、分、秒计数显示功能,以24小时循环计时。 2)时钟计数显示时有LED灯的花样显示。 3)具有调节小时、分钟及清零的功能。 4)具有整点报时功能。
所属分类:
专业指导
发布日期:2008-12-06
文件大小:153600
提供者:
iueqha
基于EDA数字钟设计报告
1题目分析 1.1 设计要求(数字钟的功能) (1)具有秒、分、时技术显示功能,且以24小时循环计时; (2)具有清零功,且能调时、调分; (3)具有整点报警功能,并且在报警过程中能中断报警。 根据以上功能要求,可设计以下的功能方块图: 1.2功能要求分析 根据以上数字钟的功能要求,需要完成以下几个部分: (1)时钟模块:由试验箱内部时钟提供,对计数器提供计数时钟信号; (2)秒钟模块:对秒进行60进制循环计数,并向分钟产生进位,同时具有调分功能; (3)分钟模块:对分进行60进制循环计数,并
所属分类:
其它
发布日期:2008-12-23
文件大小:2097152
提供者:
dongxiaoyao
微信小程序绘制圆形的画布时钟源码.rar
一个圆盘形的时钟,绘制圆形的时钟和指针等,具体的实现思路是:onLoad生命周期函数,监听页面加载,将全局变量Index保存在that中,里面函数调用,获取系统信息成功,将系统窗口的宽高赋给页面的宽高,onReady生命周期函数,监听页面初次渲染完成,对canvasAPP函数循环调用,创建并返回绘图上下文(获取画笔),每次清除画布,然后变化后的时间补上,绘制中心圆和外面大圆,绘制字体,字体上下居中,绘制时间,绘制表盘小格,指针运动函数代码: var t = new Date();//获取当
所属分类:
其它
发布日期:2019-07-10
文件大小:843776
提供者:
weixin_39841882
简易数字钟的设计(数字逻辑与数字系统课设)
基本要求 1、能进行正常的时、分、秒、 0.99秒的计时功能,分别由8个数码管显示24小时、60分钟、60秒钟、0.99秒的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按60分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(“SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。
所属分类:
嵌入式
发布日期:2020-04-30
文件大小:8388608
提供者:
qq_43550208
基于verilog实现12/24 小时计时与报时等功能的时钟
设计一个能显示 12/24 小时计时与报时等功能的时钟。 基本设计要求: (1)设计一个 12/24 小时制数时钟; (2)利用板上数码管显示时、分、秒; (3)利用板上按键实现时钟调整; (4)按下时调整键,“时”迅速增加,并按 24/12 小时制(0-23 或 0-11)规律循环; (5)按下分调整键,“分”迅速增加,并按 60 分制(0-59)规律循环;(6)按下秒清零键,“秒”清零; (7)能利用音频接口作整点报时,从 59 分 55 秒开始报时,每隔一秒报时一次;00/0
所属分类:
其它
发布日期:2020-02-16
文件大小:8388608
提供者:
weixin_42422806
EDA课程设计(带完整设计报告).zip
设计一个电子钟,要求: (1)具有时、分计数显示功能,且以24小时循环计时; (2)具有清零的功能,且能够对计时系统的小时,分钟进行调整; (3)具有整点报时的功能
所属分类:
电信
发布日期:2020-06-17
文件大小:1048576
提供者:
weixin_43502679
嵌入式系统/ARM技术中的基于FPGA的多功能数字钟设计
现场可编程门阵列(Field Programmable Gate Arrays,FPGA)是一种可编程使用的信号处理器件。通过改变配置信息,用户可对其功能进行定义,以满足设计需求。通过开发,FPGA能够实现任何数字器件的功能。与传统数字电路相比,FPGA具有可编程、高集成度、高可靠性和高速等优点。 1 数字钟总体设计 本文以FPGA平台为基础,在QuartusⅡ开发环境下设计开发多功能数字钟。数字钟实现的功能如下: 1)计时功能:进行正常的时、分、秒计时,并由6只8段数码管分别
所属分类:
其它
发布日期:2020-10-20
文件大小:168960
提供者:
weixin_38526751
基于FPGA的多功能数字钟设计
现场可编程门阵列(Field Programmable Gate Arrays,FPGA)是一种可编程使用的信号处理器件。通过改变配置信息,用户可对其功能进行定义,以满足设计需求。通过开发,FPGA能够实现任何数字器件的功能。与传统数字电路相比,FPGA具有可编程、高集成度、高可靠性和高速等优点。 1 数字钟总体设计 本文以FPGA平台为基础,在QuartusⅡ开发环境下设计开发多功能数字钟。数字钟实现的功能如下: 1)计时功能:进行正常的时、分、秒计时,并由6只8段数码管分别
所属分类:
其它
发布日期:2021-01-19
文件大小:191488
提供者:
weixin_38697274
«
1
2
»