您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 51单片机IP核 IP核

  2. 51单片机IP核 IP核 含一应用
  3. 所属分类:硬件开发

    • 发布日期:2009-06-05
    • 文件大小:1048576
    • 提供者:xutangji
  1. EDA 技术实用教程

  2. 目 录 第1 章 概述.......................................................................................................................... 1 1.1 EDA 技术及其发展................................................................................................ 1
  3. 所属分类:硬件开发

    • 发布日期:2009-08-24
    • 文件大小:6291456
    • 提供者:sfhgky
  1. MC8051单片机IP核的FPGA实现与应用.doc

  2. 。随着现场可编程逻辑阵列(FPGA)及EDA技术的发展,百万门级的FPGA、可重构的嵌入式MCU核、功能复杂的IP核及各种功能强大的EDA工具的出现,实现将MCU、存储器和一些外围电路集成到一个芯片成为可能。随着IP核技术在FPCA中的应用,特别是MCU IP核技术的发展。出现了性能不同的嵌入式MCU软核。MCS-51系列MCU是目前应用时间最长、最普及、可获得应用资料最多的功能强大的8位MCU,建立805l MCU可综合IP核对于各种嵌入式系统和片上系统(SOC)的应用。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-26
    • 文件大小:708608
    • 提供者:luonaerduo890
  1. 51单片机嵌入在FPGA中的IP核

  2. 51单片机嵌入在FPGA中的IP核 51单片机嵌入在FPGA中的IP核
  3. 所属分类:硬件开发

    • 发布日期:2010-04-09
    • 文件大小:1048576
    • 提供者:wdd1yx
  1. 基于FPGA的MCS-51单片机的IP核设计

  2. 本文是基于FPGA的51单片机的IP 的设计与实现。论文从软件和硬件两个方面详细介绍了系统设计方案。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-20
    • 文件大小:5242880
    • 提供者:ycynani
  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. 51单片机IP核(verilog版)

  2. 在网上搜到的一个51 ip核,看着挺有意思。分享一下
  3. 所属分类:硬件开发

    • 发布日期:2009-01-01
    • 文件大小:252928
    • 提供者:usbfans
  1. 51单片机存储程序和数据的介绍

  2. 在学校很少用到外扩ROM/RAM的情况,都是用C语言编程,不差空间,代码太大了,买个大ROM的芯片就行了。现在工作了,单位是做SoC的,采用了51的IP核,才算对51的代码/数据空间有了清晰的认识。
  3. 所属分类:其它

    • 发布日期:2020-07-26
    • 文件大小:65536
    • 提供者:weixin_38601215
  1. 51单片机是怎样存储程序和数据的?

  2. 在学校很少用到外扩ROM/RAM的情况,都是用C语言编程,不差空间,代码太大了,买个大ROM的芯片就行了。现在工作了,单位是做SoC的,采用了51的IP核,才算对51的代码/数据空间有了清晰的认识。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:65536
    • 提供者:weixin_38606404
  1. MCS51单片机串行口IP核的实现

  2. 本文中先容的串行口控制器是一种功能和通讯协议与MCS-51系列单片机的串行口相兼容,性能有大幅进步的数据通讯部件,其往往于低速低本钱的微机与下位机的通讯中,并答应在串行链路上进行全双工的通讯。通过IP核重用技术,可广泛应用在各种soc、嵌进式微处理芯片的设计以及产业应用中。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:200704
    • 提供者:weixin_38740328
  1. 单片机与DSP中的工作后才理解的那些51单片机存储原理

  2. 对于电子设计类的学生来说,其实在学校很难通过实例来理解51单片机的存储原理。因为学校的课程很少用到外扩ROM/RAM,大多会采用C语言来进行语言编程。很多人是在工作后才实际接触到51单片机的IP核,才对存储原理以及数据空间有了较为清晰的认识。在本文当中,小编就将为大家介绍51单片机是如何实现存储数据的。     MCS-51使用哈弗结构,它的程序空间和数据空间是分开编址的,即各自有各自的地址空间,互不重叠。所以即使地址一样,但因为分开编址,所以依然要说哪一个空间内的某地址。而ARM(甚至是x8
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:71680
    • 提供者:weixin_38627104
  1. 嵌入式系统/ARM技术中的在FPGA上对OC8051 IP核的纠正与检测

  2. 引  言   20世纪80年代初,Intel公司推出了MCS-51单片机,随后Intel以专利转让的形式把8051内核发布给许多半导体厂家,从而出现了许多与MCS-51系统兼容的产品。这些产品与MCS-51的系统结构相同,采用CMOS工艺,因而常用80C51系列来指代所有具有8051指令系统的单片机。   分析OpenCores网站提供的一款OC8051IP核的基础上,给出了一种仿真调试方案;利用该方案指出了其中若干逻辑错误并对其进行修改。   1  OC8051结构分析   OpenCores
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:293888
    • 提供者:weixin_38696836
  1. 嵌入式DS80C320单片机软核设计与实现

  2. 在如今的快速嵌入式系统设计中,目前比较流行的方案是在FPGA内集成应用软件或是软IP平台,以简化工序、加速产品面市日程。为此,很多公司推出了自己的开发平台以及相关CPU的IP核,常见的为两种:一种是通用型CPU;还有就是专用型的,常见的为51系列单片机的CPU核。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:293888
    • 提供者:weixin_38675969
  1. 单片机与DSP中的80C51原始IP核内部RAM的扩展方案

  2. 引言     80C51系列单片机是一类经典的8位微处理器,其设计方法和体系结构一直是其他各类单片机设计的参考典范,自从20世纪80年代面世以后,得到了极大的发展与应用。   直到今天,市场上还有一大部分单片机应用成品将其作为处理核心。基于80C51系列单片机无知识产权保护、市场应用广泛等优点,对其进行功能拓展,既有利于经济上节约成本,也有利于成果的推广使用。而随着单片机应用日趋复杂化,传统的51系列单片机在设计上的不足逐渐显现出来。如在现有128字节内部RAM基础上,处理一些比较复杂的算法就
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:84992
    • 提供者:weixin_38545923
  1. 单片机与DSP中的MCS-51单片机串行口IP核的实现

  2. 本文介绍了利用EDA技术设计出一种功能和通信协议与MCS-51系列单片机的串行口相兼容,性能有大幅提高的串行口控制器的IP核,并经过验证获得了满意的效果。   1 引言   随着集成电路的深亚微米制造技术和eda技术的迅猛发展,芯片的密度和复杂度不断提高,复用以前的设计模块用于asic芯片和在一块芯片上实现嵌入式系统的功能形成所谓的片上可编程系统( system on programmable chip,sopc) 已成为一种发展的新趋势。ip core(知识产权核) 设计的重用性以及sopc
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:195584
    • 提供者:weixin_38694006
  1. MCS-51单片机串行口IP核的实现

  2. MCS-51单片机串行口IP核的实现、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:188416
    • 提供者:weixin_38518885
  1. 嵌入式DS80C320单片机软核设计

  2. 1 引言   在如今的快速嵌入式系统设计中,目前比较流行的方案是在FPGA内集成应用软件或是软IP平台,以简化工序、加速产品面市日程。为此,很多公司推出了自己的开发平台以及相关CPU的IP核,常见的为两种:一种是通用型CPU,如xilinx和altera公司的32位以及64位通用CPU核;还有就是专用型的,常见的为51系列单片机的CPU核,但是目前关于单片机的软核基本上都是8051的,其他的品种很少。而且8051的速度不是很快,在有些快速的控制场合(如利用单片机来作为usb2.0的控制部件)显
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:293888
    • 提供者:weixin_38715008
  1. 工作后才理解的那些51单片机存储原理

  2. 对于电子设计类的学生来说,其实在学校很难通过实例来理解51单片机的存储原理。因为学校的课程很少用到外扩ROM/RAM,大多会采用C语言来进行语言编程。很多人是在工作后才实际接触到51单片机的IP核,才对存储原理以及数据空间有了较为清晰的认识。在本文当中,小编就将为大家介绍51单片机是如何实现存储数据的。     MCS-51使用哈弗结构,它的程序空间和数据空间是分开编址的,即各自有各自的地址空间,互不重叠。所以即使地址一样,但因为分开编址,所以依然要说哪一个空间内的某地址。而ARM(甚至是x8
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:67584
    • 提供者:weixin_38651165
  1. 关于51单片机存储空间的说明

  2. 在学校很少用到外扩ROM/RAM的情况,都是用C语言编程,不差空间,代码太大了,买个大ROM的芯片就行了。现在工作了,单位是做SoC的,采用了51的IP核,才算对51的代码/数据空间有了清晰的认识。  MCS-51使用哈弗结构,它的程序空间和数据空间是分开编址的,即各自有各自的地址空间,互不重叠。所以即使地址一样,但因为分开编址,所以依然要说哪一个空间内的某地址。而ARM(甚至是x86)这种冯诺依曼结构的MCU/CPU,它的地址空间是统一并且连续的,代码存储器/RAM/CPU寄存器,甚至PC机的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:65536
    • 提供者:weixin_38611796
  1. 一种基于CPLD的DMA控制器IP核设计

  2. 1、前言  单片机以其高可靠性,高性能价格比,在工业控制系统、数据采集系统、智能化仪器仪表、办公自动化等诸多领域得到极为广泛的应用。在单片机家族的众多成员中,MSC一51系列单片机占领了广阔的市场,成为国内单片机应用领域的主流。  但是由于8013硬件结构和指令系统的限制,当需要高速率大批量数据传送时,数据吞吐速率往往不能满足设计要求。即使采用提升振荡器频率的办法,结果仍不尽如人意,所以寻找一种新的数据传输方法显得很有必要,这不仅使人想到通用计算机的DMA数据传输技术。  2、DMA简介  DM
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:449536
    • 提供者:weixin_38665162
« 12 »